- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本资源来源于互联网,版权为原作者所有。若侵犯到您的版权,请提出指正,我们将立即删除。
2.3计算机控制系统的总线技术 总线的概念 总线 1 # 总线接口 2 # 3 # 4 # 5 # 6 # 总线与总线接口一起便称之为总线结构 2.3计算机控制系统的总线技术 总线结构的优点: 使结构由面向CPU变为面向总线, 简化了系统结构; 可做到硬件、软件的模块化设计与生产: 按功能划分计算机的各个部件,并按总线标准设计成由总线连接的模板结构:CPU主板、RAM/ROM存储板、A/D、D/A、DI、DO等 增加计算机系统的通用性、灵活性、开放性、扩展性和可靠性 系统结构清晰明了, 便于灵活组态、扩充、改进与升级; 为系统的维修提供了方便 符合同一总线标准的产品兼容性强: 用户可以根据自己的需要将不同生产厂家生产的各种型号的模块或模板方便地用标准总线连接起来 2.3计算机控制系统的总线技术 总线的分类 根据总线的功能和应用场合 内部总线(Internal Bus):又称系统总线或模板级总线 用于计算机内部模块(板)之间通信 数据总线D:用于传递数据信息 地址总线A:用于传递地址信息 控制总线C:包括控制、时序和中断信号线,用于传递各种控制信息 电源总线P:向总线提供电源 常用的有PCI、STD、VME、MULTIBUS等 外部总线(External Bus):又称通讯总线 用于计算机之间或计算机与设备之间通信 如:IEEE-488、RS-232C、RS-485等 根据总线的结构 并行总线:每个信号都有自己的信号线 串行总线:所有信号复用一对信号线 2.3计算机控制系统的总线技术 2.3计算机控制系统的总线技术 …… CPU 总线 母板 RAM ROM A/D D/A 外部总线接口 数据总线D 地址总线A 控制总线C 电源总线P 内部总线结构示意图 2.3计算机控制系统的总线技术 总线性能 总线时钟频率(即总线工作频率,单位MHz); 总线宽度即数据总线的位数,单位为bit; 总线传输速率即总线带宽,在总线上每秒钟传输的最大字节数MB/s,每秒处理多少兆字节。 它们之间的相关计算公式: 传输速率=总线时钟频率*总线宽度/8 2.3计算机控制系统的总线技术 体系结构 指由总线本身定义地址空间、数据长度、操作定时信号以及传输协议等,以保证CPU的性能得到充分发挥而与CPU无关。 主控模块(Master,主模块) 可以控制总线并启动数据传送的任何模块 受控模块(Slave,从模块) 能够响应总线主模块发出命令的任何模块 2.3计算机控制系统的总线技术 单总线体系结构(Single Bus Architecture) 微机中所有模块都连到单一总线上。在整个系统中只有一个数据通路, 故名单总线。这类总线适合于慢速的CPU。目前一些简单的单片机和单板机中仍采用这类总线。 CPU 协处理器 Modem 显示器 硬 驱 打印机 打印机 存储器 2.3计算机控制系统的总线技术 并发总线体系结构(Concurrent Bus Architecture) 将存储器和I/O 的数据通路分开,以解决CPU与存储器、 I/O之间数据传输的速度不一的矛盾。 这种总线结构中, CPU对存储器的访问和对I/O的控制同时进行, 即“并发”, 故称之为并发总线。 并发体系结构中, 关键技术是总线控制器(Bus Controller), 它使CPU脱离了对I/O的直接控制, 使CPU能以较快的速度、较宽的数据通路与存储器进行信息交换, 提高了系统的性能, 总线控制器(Bus Controller)则负责处理各种I/O请求, 以8~32位的数据宽度与I/O设备进行数据交换, 保证系统的兼容性, 成功地解决了瓶颈问题。 2.3计算机控制系统的总线技术 并发总线体系结构(Concurrent Bus Architecture) CPU 协处理器 Modem 显示器 硬 驱 打印机 打印机 存储器 总线控制器 2.3计算机控制系统的总线技术 带cache的并发总线体系结构(Concurrent Bus Architecture With cache) 类似于并发总线体系结构, 只是在CPU和存储器的数据通路上多了一个高速缓冲存储器cache及高速缓冲存储器cache控制器。 Cache控制器 协处理器 Modem 显示器 硬 驱 打印机 打印机 主存储器 总线控制器 光盘驱动器 其它I/O卡 Cache存储器 CPU 2.3计算机控制系统的总线技术 总线的控制方式 由于多个模块连接到共用总线上, 必须对每个发送的信息规定其信息类型和接收信息的部件, 协调信息的传送。 当多个模块同时申请总线时, 必须通过选择判优, 决定把总线交给哪个模块;对信息的传送需要控制, 防止信息的丢失, 这就需要设置总线控制线路。 通常, 总线上信息的传输由主模块启动。总线上
您可能关注的文档
最近下载
- JCT 2112-2012 塑料防护排水板.建材建工行业标准.pdf VIP
- 08J907 洁净厂房建筑构造.pdf VIP
- 某企业设备机长负责制.docx VIP
- 《第六次全国幽门螺杆菌感染处理共识报告》解读.pptx
- 北京理想汽车有限公司竞争战略研究.pdf
- 最新计算机应用基础教案win7---2010汇编.doc VIP
- 【新教材】湘教版(2024)七年级上册地理第二章《认识地球》测试卷(含答案).docx VIP
- JIS-H5302-2006铝合金压铸件(中文).pdf VIP
- 部编人教版六年级上册《道德与法治》知识点考点归纳总结.pdf VIP
- MEGMEET麦格米特MC160增强型系列PLC随机手册.pdf VIP
文档评论(0)