- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 3 VHDL语言结构体的描述方式 VHDL语言的结构体可以用不同的语句类型和描述方式来表达电路所期望的逻辑行为,而对于相同的逻辑行为,可以有不同的语句表达方式。 VHDL语言结构体的描述方式 在VHDL语言中,这些描述方式或建模方式称为VHDL语言的描述风格。 常用的描述方式主要有: ● 行为描述 ● 数据流描述 ● 结构描述 ● 混合描述 * 行为描述依据设计实体的功能或算法对结构体进行描述,不需要给出实现这些行为的硬件结构,只强调电路的行为和功能。 在结构体中,行为描述主要用函数、过程和进程语句,以功能或算法的形式来描述数据的转换和传送。 VHDL语言结构体的描述方式 3.1 结构体的行为描述 * 【例3.1】试用行为描述完成二选一数据选择器的设计。 VHDL语言结构体的描述方式 设数据输入为d0和d1、选择输入为s,输出为y。 程序清单: ENTITY mux21 IS PORT ( d1, d0: IN STD_LOGIC; s: IN STD_LOGIC; y: OUT STD_LOGIC ); END mux21; ARCHITECTURE behavior OF mux21 IS BEGIN y = d1 WHEN s =‘1’ ELSE d0; END behavior; * 行为描述类似于高级编程语言,主要是对设计实体的功能或数学模型进行描述,其抽象程度远高于数据流描述和结构描述,其特点如下: VHDL语言结构体的描述方式 ● 行为描述具有很高的抽象程度,远高于数据流描述和结构描述; ● 行为描述只需描述清楚输入与输出的行为,而与它们的结构无关; ● 描述程序大多采用算术运算、关系运算、惯性延时、传输延时等语句; ● 结构体中的过程语句属于典型的行为描述。 * 即逻辑描述,它利用VHDL语言中的赋值符和逻辑运算符进行描述,既包含逻辑单元的结构信息,又隐含地表示某种行为。 VHDL语言结构体的描述方式 3.2 结构体的数据流描述 例如: y = a NOR b; z = NOT( a XOR b ); // y等于a与b的或非运算 // z等于a与b的同或运算 这种方式主要采用非结构化的并行语句描述。 * 【例3.2】将例3.1中的数据选择器采用数据流描述。 VHDL语言结构体的描述方式 逻辑表达式: y = d0·s + d1·s 程序清单: ENTITY mux21 IS PORT (d1, d0: IN STD_LOGIC; s: IN STD_LOGIC; y: OUT STD_LOGIC ); END mux21; ARCHITECTURE dataflow OF mux21 IS SIGNAL tmp1, tmp2, tmp3: STD_LOGIC; BEGIN tmp1 = d1 AND s; tmp2 = d0 AND ( NOT s ); tmp3 = tmp1 OR tmp2; y = tmp3; END dataflow; * 结构描述是从设计实体的内部结构对结构体进行描述的,并给出该实体所包含的模块或元件的相互连接关系。 这种方式主要采用元件例化(COMPONENT)的形式对设计实体进行描述。可以用不同类型的结构来实现多层次的工程设计,从简单的门电路到复杂的元件来描述整个系统,元件之间的连接通过定义的端口界面来实现。 VHDL语言结构体的描述方式 3.3 结构体的结构描述 * 结构描述建模的步骤如下: VHDL语言结构体的描述方式 3.3 结构体的结构描述 ① 元件说明:描述局部接口。 ② 元件例化:相对于其他元件放置元件。 ③ 元件配置:指定元件所有的设计实体。 结构描述用于层次化设计,高层次的设计模块调用低层次的设计模块,或直接用门电路来构成一个复杂的逻辑电路。 * 【例3.3】将例3.1中的数据选择器采用结构描述。 VHDL语言结构体的描述方式 程序清
文档评论(0)