- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
. .
1 题目背景与意义
本课程设计以《计算机控制系统》课程理论为基础.以其他电子类、计算机及接口类相关课程内容为辅助.在实践中锻炼学生的系统设计能力、理论应用能力、总结归纳能力以及自我学习能力.提高其实践能力、创新意识与创业精神。
2 设计内容
设计一个基于单片机的具有A/D和D/A功能的信号测控装置。要求该信号测控装置能够接入典型传感器、变送器信号.同时可输出标准电压/电流信号。并满足抗干扰、通用性、安全性、性价比等原则性要求。
标准电压/电流信号此处定为:0~5V/4~20mA (0~20mA
3 系统总体框架
计算机控制系统由计算机、外部设备、操作台、输入通道、输出通道、检测装置、执行机构、被控对象以及相应的软件组成.如图1所示。
图1 计算机控制系统的组成
4 系统硬件设计
系统的整体结构如图2所示.系统由单片机系统和输入通道.输出通道组成。
输入通道包括信号处理和A/D转换.输出通道则由D/A转换器组成。
图2系统的整体结构图
4.1 单片机最小系统设计
单片机是在一个尺寸有限的芯片上把运算器电路、控制器电路、一定容量的存储器.以及输入输出的接口电路集成为一体的微型计算机。它在制作上既要求高性能、结构简单灵活.又要求工作稳定可靠。尽管单片机种类繁多.但无论从世界范围还是从国内范围来看.使用最为广泛的应该数MCS51单片机。MCS-51 是intel公司生产的一个单片机系列名称。在本次设计中我采用的单片机就是intel公司生产的MCS51系列单片机中的8051单片机.它的引脚图如下
图3 8051单片机引脚图
表面上看它很简单.但它仍由运算器、控制器、存储器、输入设备和输出设备五部分组成。
单片机的40个引脚大致可分为4类:电源、时钟、控制和I/O引脚。
电源: (1) VCC - 芯片电源.接+5V;
(2)VSS - 接地端;
时钟: 外接晶振或外部振荡器引脚 XTAL1-(19脚):当采用芯片内部时钟信号时.接外部晶振的一个引脚;当采用外部时钟信号时.此脚应接地。 XTAL1-(18脚):当采用芯片内部时钟信号时.接外部晶振的一个引脚;当采用外部时钟信号时.外部信号由此脚输入。
控制线:控制线共有4根.
ALE/PROG: 地址锁存允许/片内EPROM编程脉冲
ALE功能:用来锁存P0口送出的低8位地址。PROG功能:片内有EPROM的芯片.在EPROM编程期间.此引脚输入编程脉冲。
PSEN: 访问外部程序存储器选通信号.低电平有效.用于实现外部程序存储器的读操作
RST/VPD:复位/备用电源。
RST(Reset)功能:复位信号输入端。
VPD功能:在Vcc掉电情况下.接备用电源。
EA/Vpp:内外ROM选择/片内EPROM编程电源。
① EA功能:内外ROM选择端。
② Vpp功能:片内有EPROM的芯片.在EPROM编程期间.施加编程电源Vpp。
多功能I/O引脚 P0口-(32~39脚):P0数据/地址复用总线端口。 P1口-(1~8脚):P1静态通用端口。 P2口-(21~28脚):P2动态端口。 P3口-(10~17脚):P3双功能静态端口。除作I/O端口外.它还提供特殊的第二功能.其具体含义为: P3.0-(10脚)RXD:串行数据接收端。 P3.1-(11脚)TXD:串行数据发送端。 P3.2-(12脚)INT0:外部中断0请求端.低电平有效。 P3.3-(13脚)INT1:外部中断1请求端.低电平有效。 P3.4-(14脚)T0:定时器/计数器0计数输入端。 P3.5-(15脚)T1:定时器/计数器1计数输入端。 P3.6-(16脚)WR:外部数据存储器写选通.低电平有效。 P3.7-(17脚)RD:外部数据存储器读选通.低电平有效。
4.2 A/D转换电路
本次设计采用的是ADC 0809是 Nsc公司生产的 CMOS逐次比较式 A /D 转换器。
ADC0809是8通道8位CMOS逐次逼近式A/D转换芯片.片内有模拟量通道选择开关及相应的通道锁存、译码电路.A/D转换后的数据由三态锁存器输出.由于片内没有时钟需外接时钟信号。通过P2.7来控制A/D是否开始工作。
图4A/D转换电路
A/D转换内部结构
ADC 0809的内部结构框图如图5所示。通过引脚 IN0~ IN7 可输入 8路模拟电压.但每次只能转换一路.其通道号由地址信号 ADDA、ADDB、ADDC 译码后选定.如表 10- 4所示.片内有地址锁存和
您可能关注的文档
最近下载
- 供电线路运维及检修工程质量保证措施.docx
- 《户外混龄自主游戏中师幼有效互动的实践研究》结题报告.docx VIP
- 高考必备英语词汇表格排版3500词.docx
- 语文中考复习之谋篇布局-记叙文公开课全省一等奖PPT课件.pptx
- 2024年入党积极分子试题库及答案(通用版).pptx VIP
- 泛函分析讲义张恭庆_泛函分析张恭义,泛函分析讲义张恭庆.pdf
- XX有限公司安全生产治本攻坚三年行动实施方案.doc
- 日本留考(EJU)日本语真题平成30年第2回.pdf
- 2022-2023年药学考试-医院药学(副高)考试全真模考卷1(附答案).docx VIP
- 2020年江苏省镇江中考数学试卷.pdf VIP
文档评论(0)