大规模集成电路 第4章 数字集成电路设计基础1 .pptVIP

  • 0
  • 0
  • 约3.68千字
  • 约 16页
  • 2019-06-29 发布于湖北
  • 举报

大规模集成电路 第4章 数字集成电路设计基础1 .ppt

第四章 数字集成电路设计基础 4.1 MOS开关及CMOS传输门 4.2 CMOS反相器 4.3 全互补CMOS集成门电路 4.4 改进的CMOS逻辑电路 4.5 移位寄存器、 锁存器、 触发器、 I/O单元 4.1 MOS开关及CMOS传输门 4.1.1 单管MOS开关 1. NMOS单管开关 NMOS单管开关电路如图所示, CL为负载电容, UG为栅电压, 设“1”表示UG=UDD, “0”表示UG=0(接地)。 (1) 当UG=“0”(接地)时, NMOS管截止(开关断开), 输出Uo=0。 (2) 当UG=“1”(UDD)时, NMOS管导通(开关合上), 此时视Ui的大小分两种情况: ① UiUG-UTH(UTH为NMOS管阈值电压), 输入端呈开启状态, 设Uo初始值为零, 则Ui刚加上时, 输出端也呈开启状态, NMOS管导通, 沟道电流对负载电容充电, 直至Uo=Ui。 (2) 当UG=“1”(UDD)时, NMOS管导通(开关合上), 此时视Ui的大小分两种情况: ① UiUG-UTH(UTH为NMOS管阈值电压), 输入端呈开启状态, 设Uo初始值为零, 则Ui刚加上时, 输出端也呈开启状态, NMOS管导通, 沟道电流对负载电容充电, 直至Uo=Ui。 ② UiUG-UTH, 输入端沟道被夹断, 此时若Uo初始值小于(UG-UTH), 则输出端沟道存在, NMOS管导通, 沟道电流对CL充电, Uo上升。但随着Uo上升, 沟道电流逐渐减小, 当Uo升至(UG-UTH)时, 输出端沟道也被夹断, 导致NMOS管截止, 从而使输出电压Uo维持在(UG-UTH)不变。 若此时Ui=UG=UDD, 则输出电压Uo=UG-UTH=Ui-UTH=UDD-UTH (2) 当UG=“1”(UDD)时, NMOS管导通(开关合上), 此时视Ui的大小分两种情况: ① UiUG-UTH(UTH为NMOS管阈值电压), 输入端呈开启状态, 设Uo初始值为零, 则Ui刚加上时, 输出端也呈开启状态, NMOS管导通, 沟道电流对负载电容充电, 直至Uo=Ui。 ② UiUG-UTH, 输入端沟道被夹断, 此时若Uo初始值小于(UG-UTH), 则输出端沟道存在, NMOS管导通, 沟道电流对CL充电, Uo上升。但随着Uo上升, 沟道电流逐渐减小, 当Uo升至(UG-UTH)时, 输出端沟道也被夹断, 导致NMOS管截止, 从而使输出电压Uo维持在(UG-UTH)不变。 若此时Ui=UG=UDD, 则输出电压Uo=UG-UTH=Ui-UTH=UDD-UTH 2. PMOS单管开关 PMOS单管开关电路如图所示, 其衬底接UDD。 (1) 当UG=“1”(接UDD, 高电平)时, PMOS管截止, 开关断开, Uo=0。 (2) 当UG=“0”(接地, 低电平)时, PMOS管导通, 视Ui的大小不同, 也分两种情况: ① Ui=“1”(UDD)时, 输入端沟道开启导通, 电流给CL充电, Uo上升, 输出端沟道也开启, 开关整个接通, 有Uo=Ui=“1” (2) 当UG=“0”(接地, 低电平)时, PMOS管导通, 视Ui的大小不同, 也分两种情况: ① Ui=“1”(UDD)时, 输入端沟道开启导通, 电流给CL充电, Uo上升, 输出端沟道也开启, 开关整个接通, 有Uo=Ui=“1” ② Ui=“0”(低电平)时, 输入端沟道被夹断, 此时要维持沟道导通, 则输出端沟道开启, 输出电压Uo必须比UG高一个PMOS管的阈值电压|UTHP|。 因此, 当传输输入为0的信号时, 输出同样存在所谓的“阈值损失”, 如图(b)所示, 即  Uo=|UTHP| MOS开关电压传输范围 NMOS开关电压传输范围: 4.1.2 CMOS传输门 根据NMOS和PMOS单管开关的特性, 将其组合在一起形成一个互补的CMOS传输门, 这是一个没有阈值损失的理想开关。 1. CMOS传输门电路 CMOS传输门电路如图所示 NMOS管和PMOS管的源极、 漏极接在一起, NMOS衬底接地, PMOS衬底接UDD(保证了沟道与衬底之间有反偏的PN结隔离), 二者的栅极控制电压反相, 即UGP= 。 2. CMOS传输门的直流传输特性 CMOS传输门的直流传输特性如图所示 2. CMOS传输门的直流传输特性 CMOS传输门的直流传输特性如图所示

文档评论(0)

1亿VIP精品文档

相关文档