吉林大学《数字电路设计基础》课程—VHDL2.pptVIP

吉林大学《数字电路设计基础》课程—VHDL2.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程器件及数字系统设计 一、VHDL概述 一、VHDL概述 VHDL语言的程序结构 LIBRARY(USE)----- 库 PACKAGE ------------- 程序包集合 ENTITY -------------- 实体 ARCHITECTURE ----- 结构体 CONFIGURATION ---- 配置语句 一、VHDL概述 Library std; Use std.standard.all; Entity and2 is Port( a,b : in bit; c : out bit); End and2; Architecture a1 of and2 is Begin c = a and b; End a1; 一、VHDL概述 Package (程序包)包含很多子元件,相当于子程序。 Library(库)是Package(程序包)的集合。 作用:声明在实体和结构体定义中将用到的 数据类型、元件或子程序等。 声明格式: Library IEEE; Use IEEE.STD_Logic_1164.All 一、VHDL概述 一、VHDL概述 端口模式(MODE)有以下几种类型: IN ;OUT;INOUT ;BUFFER 端口模式可用下图说明:(黑框代表一个“设计实体”或模块) IN OUT BUFFER INOUT 一、VHDL概述 一、VHDL概述 (4)CONFIGURATION部分 作用: 当实体有多个结构体时,利用CONFIGURATION语句来为实体选择一个结构体,作为内部电路结构。 定义格式: Configuration 配置名 of 实体名 is for 选用的结构体名 end for; end configuration 配置名 ; 结构框图 一、VHDL概述 标识符的定义原则: (1)标识符由字母、数字和下划线组成,a7_; (2)在标识符不区分大小写,ab和AB是一样的; (3)第一个字符必须是字母,即a666; (4)不允许有两个连续的下划线,a__b错误; (5)末尾不能是下划线,mname_错误; (6)标识符不能和关键字相同,如Entity,is等。 一、VHDL概述 设计范例:2输入与门 一、VHDL概述 一、VHDL概述 Architecture Na of and2 is Begin c =’0’ when a=’0’ and b = ‘0’ else ’0’ when a=’1’ and b = ‘0’ else ’0’ when a=’0’ and b = ‘1’ else ‘1’; -- 符号=为信号直接赋值符。 End Na; -- 结构体Na Architecture Nb of and2 is Begin c = a and b; -- and 为逻辑与操作 End Nb; --结构体Nb 一、VHDL概述 Configuration s1 of and2 is for na end for; end configuration s1; --结构体配置结束。 二、VHDL数据类型与数据对象 在VHDL程序中,我们经常会遇到这样的语句: Signal A : std_logic; Variable B : std_logic_vector(7 downto 0); Constant C : integer; 二、VHDL数据类型与数据对象 数据对象 二、VHDL数据类型与数据对象 信号 定义格式 Signal 信号名称: 数据类型 [:=初始值]; 信号相当于电路内部元件之间的物理连线,因 此信号的赋值有一定的延迟时间. 二、VHDL数据类型与数据对象 数据对象 二、VHDL数据类型与数据对象 二、VHDL数据类型与数据对象 二、VHDL数据类型与数据对象 标准逻辑类型  Type Std_Logic Is ( ‘U’, -----Undefined ‘X’ , -----Forcing Unknown ‘0’ , -----Forcing 0 ‘1’ , -----Forcing

文档评论(0)

duoduoyun + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档