- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课设——数字钟 电子1班 陈佳丽 200981070
PAGE 2
大连理工大学本科实验报告
题目:数电课设——多功能数字钟
课程名称:数字电路课程设计
学院(系): 电信学部
专 业: 电子与通信工程
班 级:
学生姓名: ***************
学 号:***************
完成日期:
成 绩:
2010 年 12 月 17 日
题目:多功能数字时钟
一. 设计要求
具有‘时’、‘分’、‘秒’的十进制数字显示(小时从00~23)
具有手动校时校分功能
具有整点报时功能,从59分50秒起,每隔2秒钟提示一次
具有秒表显示、计时功能(精确至百分之一秒),可一键清零
具有手动定时,及闹钟功能,LED灯持续提醒一分钟
具有倒计时功能,可手动设定倒计时范围,倒计时停止时有灯光提示,可一键清零
二. 设计分析及系统方案设计
1. 数字钟的基本功能部分,包括时、分、秒的显示,手动调时,以及整点报时部分。基本模块是由振荡器、分频器、计数器、译码器、显示器等几部分组成。利用DE2硬件中提供的50MHZ晶振,经过分频得到周期为1s的时钟脉冲。将该信号送入计数器进行计算,并把累加结果以“时”“分”“秒”的形式通过译码器由数码管显示出来。
进入手动调时功能时,通过按键改变控制计数器的时钟周期,使用0.5s的时钟脉冲进行调时计数(KEY1调秒,LOAD2调分,LOAD3调时),并通过译码器由七位数码管显示。
从59分50秒开始,数字钟进入整点报时功能。每隔两秒提示一次。(本设计中以两个LED灯代替蜂鸣器,进行报时)
2. 多功能数字钟的秒表功能部分,计时范围从00分00.00秒至59分59.99秒。可由输入信号(RST1)异步清零,并由按键(EN1)控制计时开始与停止。
将DE2硬件中的50MHZ晶振经过分频获得周期为0.01秒的时钟脉冲,将信号送入计数器进行计算,并把累计结果通过译码器由七位数码管显示。
多功能数字钟的闹钟功能部分,通过按键(KEY1,KEY2,KEY3)设定闹钟时间,当时钟进入闹钟设定的时间(判断时钟的时信号qq6,qq5与分信号qq4,qq3分别与闹钟设定的时信号r6,r5与分信号r4,43是否相等),则以LED灯连续提示一分钟。
4. 多功能数字钟的倒计时功能部分,可通过按键(LOAD7调秒,LOAD8调分,LOAD9调时)设定倒计时开始时刻。倒计时的时钟与数字钟的时钟相同,每迎到一个时钟上升沿,则计数器减一。计数器减至00时,分钟位、秒钟位恢复至59,时钟位恢复至23。倒计时结束时(即00时00分00秒),控制LED灯亮,表示倒计时结束。
本设计通过数据选择器控制译码器,使数码管独立显示,各功能之间互不影响。当LOAD4为高电平,则对秒表信号进行译码,数码管显示秒表数据;当LOAD4为低电平,LOAD5为高电平,则对闹钟信号进行译码,数码管显示闹钟数据;当LOAD4,LOAD5为低电平,LOAD6为高电平,则对倒计时信号进行译码,数码管显示倒计时信号数据;当LOAD4,LOAD5,LOAD6全为低电平,则对正常时钟信号进行译码,数码管显示时钟信号数据。
附图1:系统总体结构框图
Load1=0Load4=0,Load5=0,Load6=0数码管显示译码器数据选择器时钟计数器
Load1=0
Load4=0,Load5=0,Load6=0
数码管显示
译码器
数据选择器
时钟
计数器
分频(周期1s)50MHZ分频
分频(周期1s)
50MHZ分频
Load1=1LED提醒
Load1=1
LED
提醒
分频(周期0.5s)报时
分频(周期0.5s)
报时
闹钟
闹钟
Load4=0,Load5=1分频(周期0.01s)
Load4=0,Load5=1
分频(周期0.01s)
Load4=1秒表计数器
Load4=1
秒表
计数器
异步清零Load7=0Load7=1
异步清零
Load7=0
Load7=1
Load4=0,Load5=0,Load6=1倒计时计数器
Load4=0,Load5=0,Load6=1
倒计时
计数器
系统以及模块硬件电路设计
硬件模块包含与,或,非多个基本逻辑单元,由硬件芯片内部提供,软件编程是为了目的性的操作硬件。
50MHZ的晶振进行分频操作:
根据上式得到周期分别为1s,0.01s,0.5s的时钟。
附图2
附图2系统硬件电路设计
下载时选择的开发系统模式以及管脚定义
表1 GW48-CK
您可能关注的文档
最近下载
- 2025广东广州市民政局直属事业单位招聘25人(第一次)笔试备考题库及答案解析.docx VIP
- 科目一知识点.doc VIP
- 某大厦幕墙工程单元板块组装技术交底.pptx VIP
- SHT3503-2017石油化工建设工程项目交工技术文件规定.pdf VIP
- 广东省广州市越秀区2023-2024学年九年级上学期期末数学试题(含答案).doc VIP
- MCI早期诊断的分子靶标和影像学研究.ppt VIP
- 校长在初三学情分析会上的讲话:以匠心筑衔接,以合力战中考.docx
- 2025以油养肤市场消费趋势洞察-.pdf
- 四川省成都市双流区2024-2025学年六年级上学期期末数学试题.docx VIP
- 串口通信 课件.ppt VIP
原创力文档


文档评论(0)