- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
.. ..
??《电子技术实践》
实践报告
题目: 周期脉冲信号占空比测量系统
目录
课程设计成绩评定表……………………………………………………..
设计任务书……………………………………………….…….………….
设计框图及电路系统概述…………………………………………………
各单元电路的设计方案及原理说明………………………………………
调试过程及结果分析………………………………………………………
器件清单……………………………………………………………………
参考文献……………………………………………………………………
一、课程设计成绩评定表
二、设计任务书
1、所有任务
(1) 收集相关芯片手册
(2) 设计一个100Hz可调占空比的脉冲信号源,用于充当被测信号
(3) 设计有源低通滤波器(butterwor型,截至频率 100Hz 2-4阶)
(4) 设计闸门电路,用于提取被测信号的一个正脉冲
(5) 设计一个10KHz方波信号,用于充当基准信号
(6) 设计2位十进制数字计数器,用于记录闸门内通过的基准信号脉冲个数
(7) 用2位LED数码管显示被测信号占空比,可手动清零
(8) 外部供电电压+5V、-5V
2、实验进度表
6月18日 星期二 1、做出一个100Hz可调占空比的脉冲信号源,查验相关芯片手册,闸门电路的原理和仿真,并分析结果。
2、 做出有源低通滤波器的电路仿真,查验相关芯片手册,并记录相关
结果。
6月19日 星期三 1、设计一个10KHz方波信号,查验相关芯片手册,闸门电路的原理和仿真,并分析结果。
2、做出2位LED数码管显示被测信号占空比和设计2位十进制数字计数器,查验相关芯片手册,并记录相关结果。
6月20日 星期四1、答辩
2、分析几个模块的仿真,把几个模块整合。
6月21日 星期五 验收
6月24日 星期一1、根据电路图焊接电路板,焊接具体步骤。
2、先焊出闸门电路的电路板。
6月25日 星期二1、根据电路图焊接有源低通滤波器的电路板。
2、焊接2位十进制数字计数器的电路板。
6月26日 星期三1、根据电路图焊接LED数码管显示电路
2、组合模块,调试电路,记录结果。
6月27日 星期四 验收
6月28日 星期五 交报告
设计框图及电路系统概述
占空比:周期脉冲信号高电平持续时间占该信号周期的百分比。
已知被测脉冲信号周期(频率100Hz),由被测信号高电平的上下沿提供闸门,记录的基准信号通过闸门的脉冲个数,即可计算出闸门的持续时间,既被测信号的占空比。
本系统中,被测信号为100Hz占空比可调脉冲信号;基准信号为10KHz时钟信号。周期脉冲信号占空比测量系统结构如图3-1所示。
100Hz方波振荡器
100Hz方波振荡器
10KHz基准信号
滤波器
电压比较器
闸门电路
7段译码电路
LED显示器
10进制计数器
图3-1 周期脉冲信号占空比测量系统结构框图
各单元电路的设计方案及原理说明
闸门电路
闸门电路需要提供一个控制计数器计数的脉冲信号。
闸门信号的提取:被测信号为周期性信号,因此在测量过程中仅需要提取出一个脉冲的高电平作为闸门信号即可,提取过程中,利用按键J1实现提取过程的开始。利用组合时序逻辑电路构建的闸门电路原理图如图4-1-1所示。
组合时序逻辑电路构建的闸门电路原理图
闸门电路原理简述:T触发器由D触发器加与门构成,用于检测信号的上升沿。当D触发器的Q非端与D端相连时,CLK端信号来个上升沿,Q端输出信号电平翻转。电路中输入信号与D触发器的Q端经过与门连接到D触发器CLK端,当Q端初始状态为逻辑‘1’时,输入信号来个上升沿,Q端输出信号电平翻转为逻辑‘0’,并将保持,不再受输入信号影响。为了测量方便,加入按键开关J1,当按键开关打开时,将D触发器Q端强制为逻辑‘1’,测量时,需要将按键开由两个T触发器构成。U6A构成的T触发器用于测量输入信号上升沿,U6B构成的T触发器用于测量输入信号下降沿。
当开关闭合时,
当开关打开时,
闸门电路仿真结果
组合时序逻辑电路构建的闸门电路仿真结果如图4-1-2所示
您可能关注的文档
最近下载
- 《致教师》我的读书心得.pptx VIP
- 中国哲学经典著作导读(西安交大)中国大学MOOC慕课 章节测验期末考试答案.pdf VIP
- 电力市场分析软件:PLEXOS二次开发_(7).高级脚本与模型定制.docx VIP
- (2025秋新版)外研版八年级英语上册《Unit 5》教案.pdf
- 电力市场分析软件:PLEXOS二次开发_(9).案例研究与实践.docx VIP
- 《物业管理师》三级试题(含参考答案).docx VIP
- 电力系统优化与调度软件:PLEXOS二次开发all.docx VIP
- 汉语拼音gkh教学PPT课件.ppt VIP
- 电力市场交易软件:Energy Exemplar PLEXOS二次开发all.docx VIP
- PCS7-VLVL阀门块使用详解.pdf VIP
文档评论(0)