- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章
5.1
自顶向下的设计过程是以用户的功能和性能需求为出发点,根据已明确的系统需求说明来确
定系统内包含的由信息处理器处理的数据流和由控制器处理的控制流。整个设计系统可分为
4 个层级:性能级、功能级、结构级和物理级,对应三个设计过程分别为系统设计、逻辑设
计和物理设计。
1)在性能级,用户与设计者要写出详细描述系统功能及指标的系统说明书。
2 )在功能级,设计人员必须给出描述子系统或模块的功能以及输入输出信号的模块说明书。
3 )在逻辑级,设计人员用硬件描述语言或 ASM 图等手段,定义和描述硬件结构算法,并
由算法转化为相应的结构。
4 )在物理级,设计人员要给出逻辑电路或基本逻辑组件的物理实现。
5.2
在自底向上的集成中,测试和验证不仅在于判定已集成的子系统或模块、子模块是否达到设
计的预期目的和要求,更重要的在于发现和修改个阶段的设计中可能隐含的不足和错误。
模拟是数字系统设计的各个层次上最基本、最有效的测试和验证方法。模拟能在近似于实际
情况的环境下使被测试的系统、模块运行,执行实际的操作或任务,便于测试人员监测其中
的数据流和控制流信息,用以发现被测对象与外部设备、外部模块接口的匹配兼容性、信号
的量值和时序的匹配等问题。
5.3
高 温 速
度 度 度
卫星控制器
控
数 制
据
信
号
地面数据处理
系统
5.4
逻辑流程图的描述对象是控制器,并且以系统时钟来驱动整个流程。逻辑流程图能够描述整
个数字系统对信息的处理过程,也能描述控制器所提供的控制步骤,它既便于设计者发现和
改良信息处理过程中的错误和缺陷,又可以成为电路后续设计的依据。
ASM 图即算法流程图,是在逻辑流程图的基础上发展起来的,它能和实现它的硬件很好地
对应起来。二者的判别框及条件输出框基本相同,能够很好转换。但其状态框的状态输出表
填在框内,状态名在左上角,而逻辑流程图的状态输出表标在框外,里面是状态名。在 ASM
图中判别框忽略了在特定条件下的无效输入信号。
5.5
由图可知,其控制算法可分为四个步骤
(1)寄存器 C 清零,取被加数至寄存器 A ;
(2)将 A 中数据送到寄存器 B;
(3)取加数至寄存器 A ;
(4)将 A 与 B 中的数相加,结果存入 B,进位信号送至 C
设四个状态的名字为 a、b、c、d,并把操作控制命令命名为:
CLR——寄存器清零;
LDA——寄存器 A 接受输入数据;
LDB——寄存器 B 接受从加法器送来的数据;
ADD——加法使能信号。
寄存器 B 的数据通过通路开关进入加法器,并与寄存器 A 送来的数相加。ASM 图如下:
a 00
LDA,CLR
b 01
LDB
c 11
LDA
d 10
文档评论(0)