数字电子基础.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础 实验报告 专业:______ _网络项目___________ 班级: 网络1201班 姓名: 贡桑西热 学号: 1220180151 时间: 2018-12-10 实验名称 半加器分析 实验类型 验证性 实验时间 实验步骤: 半加器是一种常用的组合逻辑部件,能进行加数和被加数相加,并根据求和结果给出该位的进位信号。通过对半加器不同的组成电路的分析,掌握半加器的电路逻辑电路功能;熟悉逻辑转换器的使用。半加器通常常用与非门或者由异或门组成逻辑电路。 用逻辑转换仪分别列出SC端的真值表,如图一、二、三、四。 图一 S端的真值表 图二 C端的真值表 图三 S端的真值表 图四 C端的真值表 实验名称:触发器的功能测试 实验类型:验证型 实验内容: 1基本RS触发器的功能测试。 二、JK触发器的功能测试 1)、创建电路 2)、观测输出 1、改变开关J3,使1CLR=0,观察清零,输出波形如图。 图一 2、清零端1CLR=1,改变开关J1、J2,使J=K=0,输出波形如图1 图一 3、清零端1CLR=1,改变开关J1、J2,使J=0,K=1,输出波形如图2 图一 4、清零端1CLR=1,改变开关J1、J2,使J=1,K=0,输出波形如图3 图二 5、清零端1CLR=1,改变开关J1、J2,使J=1,K=1,输出波形如图4 图三 实验总结: 学会触发器的基本使用,验证了触发器的功能和特点。 实验名称:基本逻辑门电路功能测试 实验类型:验证型 实验步骤:1测试三输入与非门的逻辑电路功能:用逻辑开关信号作为输入,电压表显示输出信号,测试电路如图 图一 实验结果:如图二所示 实验总结:学会如何创建基本逻辑门电路,并且学会了进行功能测试。 实验名称 计数器的设计与仿真 实验类型 验证型 实验时间 实验介绍: 计数器是数字系统中用的得较多的基本逻辑器件。它不仅记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列。按时钟脉冲输入方式的不同,可分为同步计数器和异步计数器;按进位体制不同,可分为二进制计数器和非二进制计数器。既可以用触发器设计计数器,也可以用集成计数器按需求进行搭接。 如:用D触发器设计一个8421码十进制同步加计数器。 实验步骤: 创建电路 在元器件库中选择D触发器74LS74、与门、或门。将方波发生器作为时钟信号,电源设置为5V。 在元器件库中选择Indicator,然后单击DCD—HEX,选中四引脚的数码管显示器。 4个D触发器从左到右依次为Q1、Q2、Q3、Q4、,其使能端R、S均接5V高电平, 用逻辑分析仪和四段数码管分别显示在输出。线路如图一 图一 十进制计数器电路 实验结果 4个D触发器的输出Q均接在逻辑分析仪上,以测试个触发器的输出波形。电路的输出波形如图二,由输出可知,Q4、Q3、Q2、Q1的输出状态在0000~1001之间循环,从而构成十进制计数器。 将输出接在四接线端的数码吗管显示器上,设置时钟信号的频率为100HZ,可以看到显示的数据从0到9依次轮流显示,如图三。 如图二 十进制计数器数码管显示 如图三 实验总结: 学会如何创建十进制计数器电路,实现了分频、定时、产生节拍脉冲和脉冲序列。 既可以用触发器设计计数器,也可以集成计数器按需求进行搭接。 实验名称:移位寄存器及其应用 实验类型:验证性 实验时间:2018-11-27 一、实验内容: 1、原理 74LS194是4为通用位移寄存器,具有左移、右移、并行指数、保持、清除等多种功能。如图所示中的器件U1所示,CLR为异步清零端,低电平有效,SR为右移串行数据输入端,SL为左移串行数据输入端,D、C、B、A为预置数据输入端,QA、QB、QC、QD为输出端。74LS153是双4选1数据选择器,如图中的U2。芯片内部有两个4选1数据选择器,CO~C3为数据输入端,Y为输出端,A、B为选择信号,也可以称地址信号。G为使能端,低电平有效,G=0时,数据选择器工作;G=1时,停止选择功能,输出全为0,输出状态与输入数据无关 二、实验步骤: 1)创建电路 在元器件库中选择74LS194、频率为1KHz的方波信号、选择+5V电源和地。 在元器件库中选择74LS153、用它实现反馈函数。对74LS153进行如下设置:使能端1G接地;数据输入1CO端接1;数据输入1C1接QD;数据输入1C2端接0;地址A端接QC;地址B端接QA;输出1Y作为反馈函数送到左移串行输入端SL。 74LS194输出QAQBQCQD从上到下依次接逻辑分析仪。电路如图1所示。 图一 三、观测输出 单击仿真按扭,双击逻辑分

文档评论(0)

139****4073 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档