应用电子技术毕业设计-基于单片机的简易数字频率计设计.docVIP

  • 2
  • 0
  • 约1.87万字
  • 约 32页
  • 2019-07-29 发布于江西
  • 举报

应用电子技术毕业设计-基于单片机的简易数字频率计设计.doc

PAGE PAGE I 电子工程学院 毕业论文(设计) 课 题 简易数字频率计 教 研 室 电子教研室 专 业 应用电子技术 班 级 08级应用电子班 学生姓名 学号 导师姓名 职称 讲 师 2011 PAGE I 摘 要 采用自上向下的设计方法,设计了基于复杂可编程逻辑器件的数字频率计。以AT89C51单片机作为系统的主控部件,完成电路的测试信号控制、数据运算处理、键盘扫描和控制数码管显示。用VHDL语言编程,由CPLD(Complex Programmable Logic Device)完成各种时序控制及计数功能。该系统具有结构紧凑、可靠性高、测频范围宽和精度高等特点。 关键词 可编程逻辑器件;CPLD;等精度测量法;单片机;VHDL Abstract With the adoption of the top-down design method and AT89C51 SCMC (Single Chip Misc Computer) as the master control component

文档评论(0)

1亿VIP精品文档

相关文档