- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
实验九触发器逻辑功能测试及应用
一、实验目的:
1、掌握基本RS、JK、D、T和T′触发器的逻辑功能;
2、学会验证集成触发器的逻辑功能及使用方法;
3、熟悉触发器之间相互转换的方法。
二、实验原理:
触发器是数字系统中广泛应用的能够记忆一位二进制信号的基本逻辑单元电路。触发器具有两个能自行保持的稳定状态,用来表示逻辑“1”和“0”。在不同的输入信号作用下其输出可以置成1态和0态,且当输入信号消失后,触发器获得的新状态能保持下来。
根据触发器的逻辑功能的不同,又可分为RS触发器、JK触发器、D触发器、T触发器、T′触发器等。
1、基本RS触发器:图7—1是由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。具有置0、置1和保持的功能。基本RS触发器也可以用两个或非门组成,此时为高电平触发有效。
图7—1基本RS触发器:
2、JK触发器:本实验采用74LS112双下降沿触发的JK触发器,具有各自独立的直接清零、置1、计数、保持的功能。引脚功能如图7—2所示。JK触发器广泛用于计数、分频、时钟脉冲发生等电路中,它的特征方程是:
图7—2为74LS112引脚排列图图7—3为74LS74引脚排列图
3、D触发器:在输入信号为单端的情况下,D触发器用起来最为方便,广泛应用于数据锁存,移位寄存,分频和波形发生等。本实验使用的74LS74(见图7—3)为双上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前输入端的状态。它的状态方程为:
4、不同类型时钟触发器间的转换:在实验过程中,大多使用的为JK触发器和D触发器,往往各种的触发器都会有需求,可以利用转换的方法获得具有其他功能的触发器。图7—4为JK触发器转换为D、T、T‘触发器的转换电路。图5—5为D触发器转换为JK、T、T触发器的转换电路。
图7—4为JK触发器分别转换为D、T、T‘触发器的转换电路
图7—5为D触发器分别转换为JK、T、T′触发器的转换电路
三、实验仪器与器件:
实验仪器设备:数电实验装置数电实验单元模块
集成块:74LS11274LS7474LS0474LS0874LS0274LS86
四、实验内容与步骤:
1、基本RS触发器逻辑功能的测试:
按图7—1用两个与非门组成基本RS触发器,异步输入端接逻辑电平开关,输出端Q接逻辑电平显示,改变输入端的状态组合,观察输出端记录实验结果。
2、JK触发器逻辑功能测试:
(1)异步输入端功能测试:
将端接逻辑电平开关,CP端接单次脉冲源,Q端接逻辑电平显示。按表7—1的要求改变(JKCP处于任意状态)的状态组合,观察输出端Q并记录实验结果。
表7—1
(2)JK触发器逻辑功能测试:
按表7—2的要求改变J、K、CP端状态,并用端对触发器进行异步置位或复位,观察Q端状态变化,将实验结果记录表中。
表7—2
3、D触发器逻辑功能测试:
(1)异步输入端功能测试:
测试方法同上,将实验结果记入表7—3中。
表7—3
(2)D触发器逻辑功能测试:
按表7—4的要求改变D、CP端状态,并用端对触发器进行异步置位或复位,观察Q端状态变化,将实验结果记入表中
表7—4
4、不同类型时钟触发器间的转换:
按“实验原理”提供的电路图,正确连接电路图并进行验证,观察实验结果。
五、实验报告要求:
1、根据实验结果,写出各个触发器的真值表。
2、试比较各个触发器有何不同?
3、写出不同类型时钟触发器间的转换过程。
文档评论(0)