- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子时钟的设计-数字秒表
PAGE 1
数字电子时钟的设计-数字秒表
全套设计加扣?3012250582
摘 要:在体育比赛、时间准确测量等场合通常要求计时精度到1%秒(即10 ms)甚至更高的计时装置,数字秒表是一种精确的计时仪表,可以担当此任。本课题的设计任务设计一个以数字方式显示的计时器,即数字秒表。数字式秒表是一种常用的计时工具,以其价格低廉、走时准确、使用方便、功能多而广泛用于体育比赛中,下文介绍了如何利用中小规模集成电路和半导体器件进行数字式秒表的设计。本设计中数字秒表的最大计时是59分59秒,也就是说分辨率是1秒,最后计数结果用数码管显示,需要实现清零、启动计时、暂停计时、继续计时等功能。在本次设计中由四片74LS161构成计数器来实现秒表的计数功能。由于需要比较稳定的信号,555定时器与电阻和电容组成的多谐振荡器产生1HZ的信号,用四个数码管显示计时,最后在电路中加入了两个控制开关一个控制电路的启动和暂停;另一个控制电路的清零。
关键词 数字秒表;Multisim 2001;Protues 6.9;计时
1 数字秒表设计指标及要求
1.1课题说明
在体育比赛、时间准确测量等场合通常要求计时精度到1%秒(即10 ms)甚至更高的计时装置,数字秒表是一种精确的计时仪表,可以担当此任。本课题的设计任务设计一个以数字方式显示的计时器,即数字秒表。数字式秒表是一种常用的计时工具,以其价格低廉、走时准确、使用方便、功能多而广泛用于体育比赛中,下文介绍了如何利用中小规模集成电路和半导体器件进行数字式秒表的设计。本设计中数字秒表的最大计时是59分59秒,也就是说分辨率是1秒,最后计数结果用数码管显示,需要实现清零、启动计时、暂停计时、继续计时等功能。在本次设计中由四片74LS161构成计数器来实现秒表的计数功能。由于需要比较稳定的信号,用555定时器与电阻和电容组成的多谐振荡器产生1HZ的信号,用四个数码管显示计时,最后在电路中加入了两个控制开关一个控制电路的启动和暂停;另一个控制电路的清零。?
1.2设计内容
数字秒表需求分析,信号及属性定义;
电路原理设计、分析、参数计算,画出电路原理图;
电路安装与实验测试。
1.3设计要求
a)量程99.99 S,计时精度1%秒,计时结果动态显示,十进制格式;
b)设置启动、清除信号,清除信号使输出结果,使电路复位到初始状态;
c)设置暂停、停止信号,暂停、停止时均保持当前结果,直到清除信号有效时止;
1.4总体设计思路
数字秒表由4个部分组成:精确的时钟源、十进制计数器、译码器、七段码或液晶显示电路。
时钟源产生符合精度要求的基准时钟,本设计中取10毫秒即可。十进制计数器需要4个,分别对应4个十进制位,输出为BCD码。若采用七段码显示器则译码器完成BCD到七段码的译码,由4位显示电路动态显示结果。
综上所述,数字秒表应具有以下结构(如图1.4所示):
高位计数器低位计数器译码驱动电路显示电路基准时钟电路输入控制逻辑 四
高位计数器
低位计数器
译码驱动电路
显示电路
基准时钟电路
输入控制逻辑
图 1.4
1.5设计方案比较
方案一:
数字时钟是由脉冲发生器、计数器、译码器显示驱动电路和校时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,然后经过分频器输出标准秒脉冲。秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。计数器的输出分别经译码器送显示器显示。由于计时会出现误差时,则需加校时电路对时、分进行校准。其组成框图如下图1.6.1:
图1.6.1
方案二:
设计一种多功能数字钟,该数字钟具有基本功能和扩展功能两部分。其中,基本功能部分的有准确计时,以数字形式显示时、分、秒的时间和校时功能。扩展功能部分则具有:定时控制、仿广播电台正点报时、自动报整点时数和触摸报正点的功能。数字钟的电路也是由主体电路和扩展电路两部分构成,在电路中,基本功能部分由主体电路实现,而扩展功能部电路实现。这两部分都有一个共同特点就是它们都要用到振荡电路提供的1Hz脉冲信号。在计时出现误差时电路还可以进行校时和校分,为了使电路简单所设计的电路不具备校秒的功能。并且要用数码管显示时、分、秒,各位均为两位显示,扩展部分要有相应的响应电路。
根据设计要求首先建立了一个多功能 数字钟电路系统的组成框图,框图如图1.6.2所示。
时显示器
时显示器
分显示器
秒显示器
时译码器
分译码器
秒译码器
时计数器
分计数器
秒计数器
校时电路
振荡器
分频器
整点报时
触摸报时
仿电台报
定时控制
图1.6.2
方案三:
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准
您可能关注的文档
- 《计算机网络》课程设计报告-JAVA蝶恋花聊天室.doc
- 《计算机网络》课程设计报告-JAVA嘟嘟聊天工具.doc
- 《计算机网络》课程设计报告-JAVA旅游聊天系统.doc
- 《计算机网络》课程设计报告-JAVA淘友畅聊.doc
- 《计算机网络》课程设计报告-JAVA我们结婚吧聊天工具.doc
- 《计算机网络》课程设计报告-JAVA英雄联盟聊天工具.doc
- 《施工项目管理实务模拟》综合实训成果-办公楼施工组织设计.doc
- Java Web 高级编程课程设计-人力资源管理系统.doc
- Java Web 高级编程课程设计-商务在线交易管理系统.doc
- Java Web 高级编程课程设计-药物管理系统.doc
文档评论(0)