计算机组成原理的试卷和答案.docVIP

  • 7
  • 0
  • 约3.89千字
  • 约 4页
  • 2019-08-21 发布于浙江
  • 举报
一、单项选择题 1. Pentium属于___B____位结构的微处理器。 A 64 B 32 C 16 D 8 2. 冯?诺依曼机的基本工作方式的特点是_C_____。 A 多指令流多数据流 B 堆栈操作 C 按地址访问并顺序执行指令 D 存贮器按内容选择地址 3. 根据国标规定,每个汉字在计算机内占用____B__个字节存储。 A 1 B 2 C 3 D 4 4. 计算机系统多级层次中,从下层到上层,各级相对顺序正确的应当是_C_____。 A 汇编语言机器级→操作系统机器级→高级语言机器级 B 传统机器语言机器级→高级机器语言机器级→汇编语言机器级 C 微程序机器级→传统机器语言机器→汇编语言机器级 D 汇编语言机器级→应用语言机器级→高级语言机器级 5. 采用2的补码形式表示时,定点16位字长的字能表示的整数范围是___A___。 A -215 ~+(215-1) B -(215-1)~+(215-1) C -(215+1)~+215 D -215~+215 6. 浮点数据格式中的阶码常用_____D_表示法。 A 原码 B 补码 C 反码 D 移码 7. 8421BCD码011001010010对应的十进制数为____A____。 A 652.16 B 1618.13 C 652.13 D 1618.06 8. 某SRAM芯片的存储容量为64K×16位,该芯片的地址线和数据线数目为___D___。 A 64,16 B 16,64 C 64,8 D 16,16 9. 主存储器和CPU之间增加Cache的目的是___A___。 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器的容量 C 扩大CPU中通用寄存器的数量 D 既扩大主存的容量,又扩大CPU通用寄存器的数量 10. 某单片机的系统程序,不允许用户改变,则可以选用__B____作为存储芯片。 A SRAM B 闪速存储器 C cache D 辅助存储器 11. 指令周期是指___C___。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上CPU执行这条指令的时间 D 时钟周期时间 12. 程序控制类指令的功能是__D____。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送 D 改变程序执行的顺序 13. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是___D___。 ABCD14. 下面有关“中断”的叙述,___A___是不正确的。 A 一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求 B CPU响应中断时暂停运行当前程序,自动转移到中断服务程序 C 中断方式一般适用于随机出现的服务 D 为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作 15. 在下面描述的RISC指令系统中不正确的表述是_C__。 A 选取使用频率高的一些简单指令,指令条数少 B 指令长度固定 C 指令格式种类多 D 只有取数/存数指令访问存储器 16. 运算器虽有许多部件组成,但核心部分是_____B_。 A 数据总线 B 算术逻辑运算单元 C 多路开关 D 累加寄存器 17. 在数据传送过程中,数据由串行变并行或由并行变串行,其转换是通过___A___。 A 移位寄存器 B 数据寄存器 C 锁存器 D 指令寄存器 18. “与非”门中的某一个输入值为“0”,那么它的输出值___B___。 A 为“0” B 为“1” C 取决于正逻辑还是负逻辑 D 取决于其他输入端的值 19. 由与非门构成的基本RS触发器两个输入端1R,0S==时,触发器的状态为___A___。 A 0Q,1Q== B 1Q,1Q== C 1Q,0Q== D 0Q,0Q== 20. CPI中文含义是____C____。 A CPU执行时间 B 指令条数 C 每条指令需要的时钟周期数 D 每秒百万条指令 二、对错判断题 1. 存储系统中,引入虚拟存储器主要是为了提高主存访问速度。 (错) 2. 微程序设计技术是利用软件方法设计操作控制的一门技术,它具有规整性、可维护性、灵活性等一系列优点。 (对) 3. DMA技术的出现使得外围设备可通过DMA控制器直接访问内存。 (对) 4. CPU访问存储器的时间是由存储器的容量决定的,存储容量与越大,访问存储器所需的时间越长。 (错) 5. 大多数微型机的总线由地址总线,数据总线和控制总线组成,所以被称为三总线结构计算机。 (错) 6. 堆栈是先进后出原则存取

文档评论(0)

1亿VIP精品文档

相关文档