TFT-LCD各功能电路原理.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
主旨:TFT-LCD各功能电路原理的总结 说明: 通过前阶段对PWB的ASIC、DC/DC、GAMMA电路及IC的原理学习后,我对TFT-LCD的电路原理有了一定的了解,现总结归纳如下。 输入信号的提供 目前CPTW所用到的讯号产生器有两种:PDC(MA4004U)和COMOS。对于实装和组立点灯都采用PDC,提供Vin、RANO/RAPO、RBNO/RBPO、RCNO/RCPO、RDNO/RDPO、RANE/RAPE、RBNE/RBPE、 RCNE/RCPE、RDNE/RDPE、RCLKN/RCLKP、Vbuff等。 PWB产生工作电压和信号的过程 PWB由S-PWB和G-PWB组成,分别完成不同的功能,它们的作用有很大差别: S-PWB作用是POWER电压分配 VDD/VIN:模组消耗电压; VCOM:液晶偏转基准电压; VDDA:阶调电压,即GAMMA电压,配合Data信号输出S极所需电压; VDDG:G极电压,液晶开启电压; VEEG:G极电压,液晶关闭电压; VDDD:IC工作电压,包括ASIC、S-IC、G-IC; Data信号处理及传输(与GAMMA电压配合,输出S极电压)、Timing Control(控制数据传输的时序,达到稳定显示的作用); G-PWB:只起到线路的连接作用。现将S-PWB之组成简介如下: 1.ASIC 该部分借助一集成芯片(IC101)产生时序信号和DATA。其INPUT为RANO/RAPO、RBNO/RBPO、RCNO/RCPO、RDNO/RDPO、RANE/RAPE、RBNE/RBPE、RCNE/RCPE、RDNE/RDPE、RCLKN/RCLKP以及一些控制信号,这十组DATA借助10个差分电阻(R101~R110)产生如下时序信号和DATA:HMS 、OE、CLKV、STV、POL、LP、STH-F、STH-B、F-D[00:19]、B-D[00:19]。 2.POWER电路 该部分主要产生控制液晶偏转所需要之电压:VDDD、VDDA、VDDG、VEEG、VCOM和VGAM1~10。 3.分配电路 该部分的主要功能是将讯号分配到各颗IC上并产生驱动IC之控制信号和DATA。以S1为例,具体如下: STHF----DIO1 HMS ----DATAPOL POL ----POL LP ----CLK1 F-D[00:19]----DXXN/P VDDA----VDD2 VDDD----VDD1、SHL (注:S2之DIO1通过S1之DIO2输入DATA) 三、IC进行DATA的抓取和电压的输送 从PWB上产生的DATA和面板工作所需的电压通过DRIVE IC的连接,使TFT-LCD完成各种功能; 1.驱动IC之方块图如下所示 (1)Bi-directional shift register 这部份的主要功用是为了来选择输入的input data要送到哪一个channel的sample register之用。虽然一颗source driver的输出高达384~480 channels,但它的输入往往只有1~2 pixel而已。所以才需要Shift register来enable不同channel内的sample register,好让sample register从data bus上抓取相对应于此channel的data。 Data latch的功用就是要将所输入的data,不管其是3.3 volt CMOS的输入信号,或是RSDS的输入信号,都能正确的抓取下来,然后放到内部的data bus上,以便各个channel的sample registers能从内部的data bus上抓到相对应的data。 (2)hold register 以一个XGA分辨率(1024 x 768)的液晶屏幕而言,假使它是用384 output channel的source driver,则总共需要8颗的source driver。也就是说data input需要将这8颗的source driver;总共8 x 384 = 3072个channel数目内的sample register依序填满,再利用latch signal将所有填满的sample register同时送入hold register之中,由hold register来提供output buffer所要输出的相对应灰阶。但是hold register毕竟是属于3.3 volt的digital电路,并不像输出部份需要用到高达10~15 volt的电压,所以这两部份电路(digital and analog circuit)的衔接便藉由level shifter来完成。 2.模拟部份的电路(Circuit o

文档评论(0)

yurixiang1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档