基于fpga的千兆以太网控制器的设计---副本.docVIP

基于fpga的千兆以太网控制器的设计---副本.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的千兆以太网控制器的设计 摘要:网络正在成为当今社会通信的骨干力量,现代化的设备迫切需要解决如何简捷高速的接入问题,本文描述了基于FPGA的嵌入式技术。千兆以太网(Gigabit Ethernet)技术目前被广泛应用于局域网中,千兆以太网二层(MAC层)交换芯片是千兆以太网中的关键芯片。文章介绍了一种由FPGA实现的以太网控制器的设计方法,该控制器能支持1000 Mbps的传输速率以及半双工和全双工模式,并且给出了仿真验证结果。结果表明,该设计方案是可行的。 关键词:千兆以太网;FPGA;以太网控制器 A Design of Controller for Gigabit Ethernet Based on FPGA Deng Zhi (Huazhong University of Science and Technology, Department of Electronic Science and Technology, Wuhan 430074 China) Abstract: Network becomes the foundation of modern common communications, it’s urgent to solve the access to the system with the Ethernet simply and efficiently. The paper deals with the technology of embedded system based on the FPGA. Gigabit Ethernet technology is widely used in Local Area Network (LAN) recently, Layer 2 (MAC) switch chip is the key chip based on which Gigabit Ethernet technology can be used. In this paper, a method that implements Gigabit Ethernet controller on FPGA is introduced, which can support 1000Mbps transmission rate with half-duplex and full-duplex mode, and the simulation and verification results are given. Key words: Gigabit Ethernet; FPGA; Ethernet controller 目录 TOC \o 1-3 \h \z \u 1 引言 2 2 千兆以太网技术简介 3 3 千兆以太网的工作原理 4 4 千兆以太网控制器的FPGA实现 6 5 千兆以太网的具体设计方案 8 5.1 MAC发送模块 8 5.2 MAC接收模块 12 5.3 MAC的其它模块 14 6 仿真结果 18 7 结束语 20 8 参考文献 20 1 引言 目前,IP电视、视频流、网络游戏以及多媒体互动等业务逐步成为关注的焦点。然而高清晰度的交互视频是带宽的巨大消耗者, 进一步提升接入带宽已经迫在眉睫。FPGA产品设计完善,可以直接编程。还具备可定制的灵活性,避免了较高的NRE(不可回收)成本。这都使得基于SOPC的嵌入式开发逐渐成为新技术发展的最前沿。嵌入式系统不同于通用型PC,具有以下特点:①低功耗、体积小、集成度高;②严格约束,嵌入式系统的硬件和软件都必须高效率地设计;③实时性,有较短的中断响应时间,从而使内部的代码和实时内核心的执行时间减少到最低限度。 目前,以太网802.3协议和TCP/IP协议是现今嵌入式系统接入Internet的首选协议。而以太网(Ethernet)的核心思想是多用户使用共享的公共传输信道,它通过带冲突检测的载波侦听多路访问协议(CSMA/CD)来控制对介质的访问。 本文给出了完全用FPGA的控制逻辑来实现嵌入式系统Internet接入中的底层以太网控制器的设计方法。并最终设计出符合IEEE 802.3标准的控制器,从而实现了1000 Mbps两种传输速率以及半双工和全双工两种工作模式,并可通过IEEE802.3标准定义的介质独立接口(MII)与以太网物理层芯片相连接。 2 千兆以太网技术简介 以太网技术是当今应用广泛的网络技术,千兆以太网技术继承了以往以太网技术的许多优点,同时又具有诸多新特性,例如传输介质包括光纤和铜缆,使用8B/10B的编解码方案,采用载波扩展和分组突发技术等。正是因为具

文档评论(0)

kfcel5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档