计算机接口技术复习题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 6 第一讲: 第九章 定时器与计数器 回 顾:可编程芯片的概念,端口的概念。 重点和纲要:定时与计数的基本概念及其意义,定时/计数器芯片Intel8253的性能概述,内、外部结构及其与CPU的连接。 教学方法、实施步骤 时间分配 教学手段 回 顾 5”× 板书 计算机 投影仪 多媒体课件等 讲 授 40” × 提 问 3” × 小 结 2” × 讲授内容: 9.1 定时与计数 1.定时与计数 在微机系统或智能化仪器仪表的工作过程中,经常需要使系统处于定时工 作状态,或者对外部过程进行计数。定时或计数的工作实质均体现为对脉冲信 号的计数,如果计数的对象是标准的内部时钟信号,由于其周期恒定,故计数 值就恒定地对应于一定的时间,这一过程即为定时,如果计数的对象是与外部 过程相对应的脉冲信号(周期可以不相等),则此时即为计数。 2.定时与计数的实现方法 (1).硬件法 专门设计一套电路用以实现定时与计数,特点是需要花费一定硬设备,而 且当电路制成之后,定时值及计数范围不能改变。 (2).软件法 利用一段延时子程序来实现定时操作,特点,无需太多的硬设备,控制比 较方便,但在定时期间,CPU不能从事其它工作,降低了机器的利用率。 (3).软、硬件结合法 即设计一种专门的具有可编程特性的芯片,来控制定时和计数的操作,而 这些芯片,具有中断控制能力,定时、计数到时能产生中断请求信号,因而定 时期间不影响CPU的正常工作。 9.2 定时/计数器芯片Intel8253 Intel8253是8086/8088微机系统常用的定时/计数器芯片,它具有定时与计 数两大功能,同类型的定时/计数器芯片还有Intel8254等。 一、 8253的一般性能概述 1.每个8253芯片有3个独立的16位计数器通道 2.每个计数器通道都可以按照二进制或二—十进制计数 3.每个计数器的计数速率可以高达2MHz 4.每个通道有6种工作方式,可以由程序设定和改变 5.所有的输入、输出电平都与TTL兼容 §9.2.2 8253内部结构 8253的内部结构如图6-16(P160)所示,它主要包括以下几个主要部分: 图6-16 8253的内部结构 1.数据总线缓冲器 8253内部实现与CPU数据总线连接的8位双向三态缓冲器,用以传送 CPU向8253的控制信息、数据信息以及CPU从8253读取的状态信息, 包 括某一方面时刻的实时计数值。 2.读/写控制逻辑 控制8253的片选及对内部相关寄存器的读/写操作,它接收CPU发来 的地址信号以实现片选、内部通道选择以及对读/写操作进行控制。 3.控制字寄存器 在8253的初始化编程时,由CPU写入控制字,以决定通道的工作方式, 此寄存器只能写入,不能读出。 4.计数通道0#、1#、2#: 这是三个独立的,结构相同的计数器/定时器通道,每一个通道包含一 个16位的计数寄存器,用以存放计数初始值,和一个16位的减法计数器 和一个16位的锁存器,锁存器在计数器工作的过程中,跟随计数值的变化, 在接收到CPU发来的读计数值命令时,用以锁存计数值,供CPU读取, 读取完毕之后,输出锁存器又跟随减1计数器变化。 另外,计数器的值为0的状态,还反映在状态锁存器中,可供读取。 二、 8253的外部引脚 8253芯片是具有24个引脚的双列直插式集成电路芯片,其引脚分布如图 6-17所示。 8253芯片的24个引脚分为两组,一组面向CPU,另一组面向外部设备, 各个引脚及其所传送信号的情况,介绍如下: 1.D7~D0:双向、三态数据线引脚,用以与系统的数据线连接,传送控制、数据及状态信息。、、、 2.:来自于CPU的读控制信号输入引脚,低电平有效。 3.:来自于CPU的写控制信号输入引脚,低电平有效。 4.:芯片选择信号输入引脚,低电平有效。 图6-17 8253的引脚 5.A1、A0:地址信号输入引脚,一般接CPU地址总线的A1、A0位,用以选 择8253芯片的通道及控制字寄存器。、的状态与8253端口地址的对应 关系如表6-4所示(P161)  表6-4。 0 0 0#通道 0 1 1#通道 1 0 2#通道 1 1 控制端口 6.VCC及GND:+5V电源及接地引脚 7.CLKi:i=0,1,2,第i个通道的计数脉冲输入引脚,8253规定,加在CLK引脚的输入时钟信号的频率不

文档评论(0)

151****0104 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档