- 0
- 0
- 约7.02千字
- 约 45页
- 2019-09-12 发布于福建
- 举报
1. 顺序脉冲发生器(1000…0类序列) 利用环形计数器器构成“1000”序列发生器 —— 注意自校正(环形计数器 ) 利用扭环计数器构成序列发生器 —— 注意自校正(Johnson计数器 ) 例:设计一个 110100 序列信号发生器方法: 利用D触发器设计 利用计数器和数据选择器设计 利用移位寄存器设计 1. 移位寄存器和逻辑门实现序列检测功能 1. 移位寄存器和逻辑门实现序列检测功能 1. 移位寄存器和逻辑门实现序列检测功能 2. 移位寄存器和译码器实现序列检测功能 2.移位寄存器和译码器实现序列检测功能 时序逻辑部分小结 第7章 时序逻辑设计原理 第8章 时序逻辑设计实践 基本时序元件 锁存器 和 触发器 时钟同步状态机 结构、类型 时钟同步状态机的分析(方法、步骤) 时钟同步状态机的设计(方法、步骤) 第8章 时序逻辑设计实践 小规模集成(SSI)芯片 锁存器和触发器 中规模集成(MSI)芯片 多位锁存器和寄存器 计数器 移位寄存器 序列发生器 序列检测器 计数器 行波计数器、同步二进制加法计数器的结构 计数器的应用 实现任意模m计数器(分频器) 用作序列信号发生器 获得m中取1码 移位寄存器 移位寄存器的结构(串入、并入、串出、并出) 移位寄存器的应用 实现串/并转换 用作序列信号检测器 用作序列信号发生器 移位寄存器型计数器 环型计数器(m中取1码) 扭环计数器 线性反馈移位寄存器(LFSR)计数器 第8章 作业 8.13、 8.14 8.15、 8.16 8.35 8.38 8. 46 、 8. 55 8. 58 例题:设计一个110串行序列检测电路, 利用移位寄存器实现 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L A Z B Z 当电路检测到 输入A 连续出现110, 且输入B为1 时, 输出Z为1。 设计一个1011串行序列检测电路, 利用移位寄存器实现 当电路检测到 输入A 连续出现1011, 输出Z为1。 类似,可以设计“100”、“111”、“1110”等序列监测器。 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L A Z Z 设计一个110串行序列检测电路, CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L A 74x138 A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y 类似,可以设计101,111,010等序列检测器。 +5V G1 G2A G2B 设计一个1101串行序列检测电路, 类似,可以设计长度为4 的其它序列的检测器。 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L A 74x154 A B C D Y0 Y1 Y2 Y3 … Y13 Y14 Y15 Y G1 G2 S-R型、D型、J-K型、 T型 逻辑符号、功能表、特征方程、时序特性 不同触发器之间的相互转换 第7章 时序逻辑设计原理 CLK CLR SIN QD QC QB QA Q0 Q1 Q2 Q3 反馈逻辑 * 补充:序列信号发生器 (sequence generator) 序列信号:在数字信号的传输和数字系统的测试中,有时需要用到一组特定的串行数字信号,通常把这种串行数字信号叫做序列信号。 能够循环地产生序列信号的电路称为序列信号发生器。 序列的长度:序列信号有多少位,就称序列长度为多少。 例如:序列为00011,则序列长度为5。 补充:序列信号发生器 (sequence generator) 序列信号发生器的构成方法有多种: 1. 使用环形计数器设计“1000…0” 型序列信号发生器; 2.使用扭环计数器设计“11…100…0” (n个“1”,n个“0”)型 序列信号发生
原创力文档

文档评论(0)