- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简述:1)计算机体系结构研究的目的
答:1.提高处理器速度 2.提高单位时间内指令的执行条数 3.提高工作主频
2)计算机系统中并行性的层次划分。
答:1.指令内部的并行 2.指令级的并行 3.任务级(过程)的并行 4.作业级的并行(程序级)
简述:1)计算机体系结构、计算机组成、计算机实现的研究内容;2)这三者之间的关系(要求附图说明)与系列机的定义。
答:1)计算机体系结构主要是研究软件,硬件功能分配以及高性能计算机设计技术;计算机组成主要研究计算机内部的数据流和控制流的组成及逻辑设计等,着重于机器内部事件的时序和控制机构;计算机实现主要研究处理器,主存储器等部件的物理结构,器件的集成度和速度,器件,模块,插件,底板的划分与连接等相关的制造工艺技术。
2)计算机组成是计算机体系结构的逻辑组成,计算机实现是计算机的物理实现。即同一个计算机体系结构可以有多种计算机组成,而同一个计算机组成可以有多种计算机的实现方式。
系列机:是指同一生产厂家通过同一计算机体系结构生产的具有不同的计算机组成和不同计算机实现的,软件上兼容,性能上不同的一系列计算机。
简述:1)程序局部性原理;2)程序局部性原理在多级存储体系中的应用。
答:1)局部性原理:在任一小的时间范围内,程序对存储器的访问集中于小的存储区域内;局部性表现在处理器发出的访问地址随时间局部集中,在聚集区内可出现重复地址
2)虚拟存储器的设计来源于程序的局部性原理(虚拟存储器=主存+辅存,虚拟存储器的速度约等于主存速度)
简述提高存储器带宽的主要途径。简述:1)存储系统性能评价的关键指标,2)提高存储系统性能的基本途径。
提高带宽:1.缩短访问周期 2.拓宽存储器字长 3.既缩短访问周期,同时拓宽字长
1)关键指标:带宽
2)提高存储器性能的途径:1.器件技术,缩短访问时间 2.多体并行存储器结构(拓宽字长,缩短周期) 3.多级存储器层次结构(既提高容量,有提高带宽)
超长字存储方案单缓冲结构图及工作原理描述。
工作原理:一次性读入多个数据字到一个缓冲行中,根据需要更新或写入相应单元的内容,提高存储器的访问速度。
超长字存储方案双缓冲结构图及工作原理描述。
1. 访问行地址同时与缓冲行A,B中的地址比较
2. 如果A或者B的地址与访问行地址相等,则用访问行内地址通过相应的数据选择分配器对缓冲行的相应单元进行读写;如果是写入操作则设置数据行相应的标志位(这里没有显示出来),操作结束。
3. 如果A与B的地址与访问行的地址都不相等,则通过仲裁器按照LRU算法判断对那个缓冲行进行操作。
4. 确定了操作的缓冲行后,根据确定的缓冲行(A或B)的修改标志位启动相应的存储体,根据关联行地址写入需要修改的存储单元。
5. 用访问行地址启动存储体,读出访问行打入到刚才仲裁器确定的缓冲行中,并清除修改标志位。
6. 如果是读操作,则将该缓冲行中的数据通过MUX根据访问行内地址打入到数据总线,结束操作。
7. 如果是写操作,则将数据总线的数据通过分配器根据访问行内地址打入该缓冲行,并设置修改标志位,结束操作。
简述虚拟存储器中的两级地址变换过程(要求附图说明)与地址变换的加速、方法。
答:两级地址变换过程:通过虚拟地址提供的段号与当前进程的段表基地址(段表基地址+段号)查找页表基地址,根据页表基地址和页号(页表基地址+页号)查找页表获得实页号,根据实页号和业内地址拼接得到实际物理地址(实页号+页内地址)
地址变换加速的方法:压缩地址变换级数,将两级地址变换压缩成一级地址变换。采用虚页号-实页号转换表,并采用硬件TLB实现快速检索。段号和虚页号作为检索标志,实地址作为检索结果。
(TLB存储的最常用的页表项,实际就是查找快表)
简述4路组相联Cache的工作机制,并画出逻辑结构电路图。(附图说明)。
简述Cache的三种典型结构及其特点(附地址划分及引用图说明)。
答:1.组相联结构
2.直接相联结构
3.全相联结构
简述实地址Cache在虚拟存储器中的工作过程及其加速作用。
查找TLB,若命中,则形成实地址。若未命中,则通过查找段,页表两级变换获得实地址。
用实地址访问Cache,若命中,则获得数据完成操作。若未命中,则启动主存获得数据并刷新cache。
加速作用:1.加速虚拟存储器的访问 2.加速虚地址到实地址的变换
简述虚地址Cache在虚拟存储器中的工作过程及其加速作用。
过程:
通过虚地址访问cache,如果命中则获得数据完成操作
如果虚地址未命中,则启动TLB获得实地址查找主存并刷新cache
如果TLB未命中则通过两级变换获得实地址查找主存,并刷新TLB和cache
简述影响流水线性能的主要因素,并举例说明流水线的阻塞情况以及提高流水线吞吐率的主要
原创力文档


文档评论(0)