- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 等效电路由三个基本元件构成 * 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 * (一)异步计数器的分析 异步递增计数器 分析:各JK触发器的JK输入端均悬空,即J=K=1,称此时的触发器处于计数状态, 设各FF的初始状态均为“0” ,得如下波形 * 状态转换图: 结论: 计数器的功能: 不仅可以计数器 也可作为分频器。 由时序波形图(状态转换图)可知,此电路为异步八进制递增计数器 Q 0 * 2. 异步递减计数器 设各FF的初始状态均为“0” ,得如下波形 由时序波形图可知,此电路为异步八进制递减计数器 状态转换图: * (二)同步计数器的分析 一般步骤: 由给定的逻辑图,写出计数器中各触发器的驱动方程 (J、K或D); 2. 列出现态、驱动输入与次态的转换表,如 3. 根据第2步的现态、次态画出状态转换图; 4. 根据第3步分析几进制、递增还是递减、能否自启动,画出 时序波形图。 * 【例1】 分析图示电路的逻辑功能,要求步骤完整 解: (1) 根据电路图写驱动方程 (2) 画状态转换表 * 0 0 0 0 1 0 0 1 1 0 0 1 0 0 1 0 1 1 1 1 1 0 1 0 0 1 0 0 1 0 0 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 1 1 1 0 1 0 1 0 1 1 0 0 1 0 0 0 1 0 1 0 1 1 1 1 1 1 1 0 1 0 0 0 状态转换表 * (3) 画状态转换图 由状态转换图可知,该电路为同步五进制递增 (加1)计数器,能够自启动 画波形图 (注:必须画满一个周期) * 【例2】 分析图示电路的逻辑功能 解: (1) 根据电路图写驱动方程 (2) 画状态转换表 * 0 0 0 0 0 0 0 1 1 0 0 1 0 0 1 0 0 1 1 1 1 0 1 0 0 1 0 0 0 0 0 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 0 1 0 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 0 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 状态转换表 * (3) 画状态转换图 由状态转换图可知,该电路为同步八进制递增 (加1)计数器 (5) 画波形图(略) * 【例3】 分析图示电路的逻辑功能,设各触发器的初始状态为0 解: (1) 根据电路图写驱动方程 (2) 画状态转换表 * 0 0 0 0 0 1 0 0 1 0 0 1 0 1 1 0 1 1 0 1 0 1 0 0 1 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 0 1 0 0 1 0 0 1 1 1 1 1 0 1 1 0 状态转换表 * (3) 画状态转换图 由状态转换图可知,该电路为同步六进制计数器,能够自启动(能自启动的扭环形/约翰逊计数器 ) 画波形图 * (三)同步计数器的设计 任务:根据所给用文字等描述的逻辑功能,找出实现该功能的 逻辑电路。 【例4】用上升沿触发的D触发器设计一个六进制扭环型计数器 【解】(1)根据文字描述的逻辑功能,确定触发器类型与个数,列 出状态转换表、激励表。 根据六进制扭环型计数器的状态图可知,需要用3个D触发器,FF2 FF1 FF0,其状态为Q2Q1Q0 状态转换表见下页 * 0 1 1 1 1 1 0 0 1 0 1 1 × × × 1 0 1 0 0 0 0 0 1 1 1 1 1 1 0 × × × 0 1 0 1 1 0 1 0 0 1 0 0 0 0 0 (D2) (D1) (D0) (2)求出各触发器的激励方程 状态转换表 * (3)画逻辑电路图,检查自启动,并画波形图(图略) 检查自启动 0 1 0 1 0 1 1 0 1 1 0 1 0 1 0 0 1 0 * 【例5】用下降沿触发的JK触发器设计一个8421BCD码的加1计数器 【解】(1)根据文字描述的逻辑功能,确定触发器类型与个数,列 出状态转换表、激励表。 8421BCD码为4位二进制码,故要用4个JK触发器, FF3 FF2 F
您可能关注的文档
最近下载
- 输变电工程环境保护和水土保持全过程管控培训课件.pptx VIP
- 生产建设项目水土保持方案管理办法培训课件.pptx VIP
- 水土保持监督管理培训课件.pptx VIP
- 培训课件_1411dxs小天鹅纯臻2.0新品1411DXS系列.pdf VIP
- 2022年内蒙古农业大学硕士研究生入学考试公共管理专业综合基础考研真题.pdf VIP
- 郑州市第七高级中学2024-2025学年高一上学期第一次月考物理试卷.docx VIP
- 《民族音乐鉴赏方法:音乐鉴赏课教学教案》.doc VIP
- 《中国传统民族音乐赏析:音乐鉴赏课程教案》.doc VIP
- 水果店的创业计划书.docx VIP
- 一种模块式双向卡瓦锚定机构.pdf VIP
文档评论(0)