数字电路与逻辑设计4-1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
关于ST,Yex,Ys的作用 ST的作用是置0:当其为1时,无论输入是什么状态,输出为111(反码为000). Yex的作用是:在编码状态下,值为0. Ys作用是:在编码状态下,值为1. 利用上述特性,可以对编码器进行级连扩展. * * 4.1.2 全加器 4.1.3 编码器 4.1.4 译码器 4.1.5 数值比较器 4.1.6 数据选择器 4.1.7 奇偶产生/校验电路 4.1 组合逻辑电路分析 4.1.1 组合逻辑电路分析方法 4.1.1 组合逻辑电路分析方法   分析达到的目标:根据给定的逻辑电路图,归纳出该逻辑电路的逻辑功能。   组合逻辑电路的分析通常采用代数法,一般按照以下步骤进行:   (1) 根据给定组合逻辑电路的逻辑图,从输入端开始,逐级推导出输出端的逻辑函数表达式;   (2) 由输出函数表达式,如果有必要列出它的真值表;   (3) 从逻辑函数表达式或真值表,概括出给定组合逻辑电路的逻辑功能。 A B F γ β α 图4-1-1 异或电路逻辑图   例4-1 分析图4-1-1所示的组合逻辑电路。   解    第一步:根据与非门的逻辑关系,写出各输出端表达式。 0 1 1 1 0 1 1 1 0 0 0 0 F B A 表4-1-1 例4-1真值表   第二步:列真值表。(可选)   第三步:归纳逻辑功能。   该电路为异或逻辑电路。 A B CO γ β α 图4-1-2 1位全加器 =1 =1 F CI 4.1.2 全加器   1.1位全加器   根据F及CO的表达式,列出真值表。   按照组合逻辑电路的分析步骤,首先写出各级逻辑门的输出表达式: 表4-1-2 全加器真值表 1 1 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 0 1 0 1 1 1 0 1 0 0 1 0 1 0 1 0 0 0 0 0 0 0 F CO B A CI ∑ CO CI 图4-1-3 1位全加器逻辑符号   由真值表可见,若A、B为两个输入的1位二进制数,CI为低位进位,则F为三者之和,CO为三者相加向高位的进位输出。   因此,该电路可完成1位二进制数全加的功能,称为全加器。   全加器是常用的算术运算电路,图4-1-3为全加器的逻辑符号。 CO ∑ CO B3 A3 CI 图4-1-4 4位逐位进位加法器 B2 A2 B1 A1 B0 A0 ∑ CO CI ∑ CO CI ∑ CO CI F3 F2 F1 F0   2.串行进位加法器 由于每一位相加结果,必须等到低一位的进位产生以后才能建立,因此这种结构也叫做逐位进位加法器。最后结果为本级各F3F2F1FO及向高位进位位CO。   串行进位加法器的特点是结构简单,最大缺点是运算速度慢。为了提高运算速度,必须减小或消除由于进位信号逐位传递所消耗的时间,采用超前进位加法器。   在1位全加器的基础上,可以构成多位加法电路。   3.超前进位加法器   由4位超前进位全加器逻辑电路可知,各位进位信号Y2、Y3、Y4只与两个加数有关,是并行产生的,都只需要经历一级与非门和一级与或非门的延迟时间。超前进位加法器大大提高了运算速度。 ∑ CO CI 3 0 Q 3 0 P 3 0 ∑ 图4-1-6 4位全加器逻辑符号   4位超前进位全加器集成电路有:CT54 283/CT74 283、CT54 S 283/CT74 S 283、CT54 LS 283/ CT74 LS 283、CC4008等。 转到图幻灯片 X/Y … … 图4-1-7 编码器 通用逻辑符号 4.1.3 编码器   编码:就是在一系列输入中将每个输入给予一个二进制编码.能完成编码功能的电路称为编码器。   在电子设备中将字符变换成二进制数,叫做字符编码。   用二进制数码表示一个十进制数,叫做二-十进制编码。   能识别输入(请求编码)信号的优先级别,并进行编码的逻辑部件称为优先编码器。   根据编码的概念,编码器的输入端子数N和输出端子数n应该满足关系式:N≤2n。 例:二输入端简单编码器:   1.概念   2.优先编码器   若不考虑附加电路ST、YS、YEX,则电路输出方程为:   根据输出方程列写真值表。见表4-1-3   由真值表可见,若IN7=0,无论其他输入端数据为0或1,输出Y2Y1Y0=000,用二进制的反码形式表示数“7”。这说明IN7的优先级别最高,IN6次之,依此类推。ST为置0端(反码) 转到图4幻灯片 14-1-8 IN0 IN1 IN2 IN3 IN4 IN5 IN6 IN7 ST 0/Z10 1/Z11 2/Z12 3/Z13 4/Z14 5/Z15 6/Z16 7/Z17 10 11 12 13

文档评论(0)

44422264 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档