- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE 1
数字逻辑实验指导书
计算机学院
2014年10月
目录
TOC \o 1-3 \h \z \u
实验一组合电路实验 3
一、实验目的 3
二、实验仪器及材料 3
三、预习要求 3
四、实验内容 3
实验二 用MSI器件的组合电路实验 7
一、实验目的 7
二、实验仪器与器材 7
三、预习要求: 7
四、实验内容及步骤 7
实验三 集成触发器的逻辑功能测试 10
一、实验目的 10
二、实验仪器及器件 10
三、实验基本原理 10
四、触发器的逻辑功能测试: 10
五、触发器的应用:11
实验四 计数、译码、显示综合实验 12
一、实验目的 12
二、实验仪器与器材 12
三、预习要求 12
四、实验原理 12
五、实验内容与步骤 12
实验五 熟悉FPGA实验平台 14
一、实验目的 14
二、实验设备 14
三、实验内容 14
四、实验步骤 14
实验六 基于Verilog语言的数字电路的设计 21
一、实验目的 21
二、实验设备 21
三、实验内容 21
实验一 组合电路实验
实验目的
掌握用门电路组成组合电路。
二、实验仪器与器材
仪器:逻辑箱。
器材:74LS00、74LS08、74LS04、74LS32、74LS86、74LS21。
三、预习要求:熟悉本次实验所用集成块的管脚图和真值表。
四、实验内容
1、门电路逻辑功能测试:
实验前,先检查逻辑箱电源是否正常,然后选择实验用的集成块,按接线图接好连线。特别注意:VCC与地线不能接错。线接好后经实验指导老师检查无误,方可通电实验。实验中改动接线应先断开电源,接好线后再通电实验。
(1) 与非门(74LS00):
将74LS00中的一个与非门的输入端A、B分别接逻辑开关Ki+1、Ki,输出端Y接发光二极管,电路如图1-1,检查线路正常之后,接通电源,拨动开关,使输入处于如表所示的各种状态,并记录对应的输出状态,并同时用数字万用表测其具体的电压值。填入表1-1。
1
1表1-1
输入
输出
A B
Y
电压(V)
0 0
0 1
1 0
1 1
ABY+5V
A
B
Y
+5V
图1—1
(2)与门(74LS08):步骤同上,结果填入表1-2。
输入
输出
A B
Y
0 0
0 1
1 0
1 1
表1—2&ABY
表1—2
&
A
B
Y
+5V
图1—2
≥1ABY+5V(3) 或门(
≥1
A
B
Y
+5V
输入
输出
A B
Y
0 0
0 1
1 0
1 1
表1—3
表1—3
图1—3
(4) 非门(74LS04):步骤同上,结果填入表1-4。
输入
输出
A
Y
0
1
表1—4Y
表1—4
Y
1
A
+5V
图1—4
5) 异或门(74LS86):步骤同上,结果填入表1-5。
输入
输出
A B
Y
0 0
0 1
1 0
1 1
=1ABY+5V表
=1
A
B
Y
+5V
表1-5
图1—5
输入
输出
A B
S C
0 0
0 1
1 0
1 1
2、用门电路组成半加器电路
逻辑式:S=A eq \o\ac(○,+)B
C=A·B
用门电路747LS86、74LS08在逻辑箱上实现半加器的功能,并将实验结果记录于右表中,说明半加器的逻辑功能。
3、用“与非”门构成一位二进制数半加器本位和电路。
(1)逻辑表达式:
(3)在逻辑箱上用74LS00组成电路并记录实验结果:
输 入
输 出
A B
F
0 0
0 1
1 0
1 1
文档评论(0)