02级计算机组成原理本科期末试题a带答案(史岚).docVIP

02级计算机组成原理本科期末试题a带答案(史岚).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
总分 一 二 三 四 五 六 七 八 九 十 ……………○……………密……………○……………封……………○………… ……………○……………密……………○……………封……………○…………线……………………………… 学 院 班 级 学 号 姓 名          2004—2005 学年第 1 学期 课程名称:计算机组成原理 ┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄ 二、(10分)判断题(在每小题后的括号内答“ 二、(10分)判断题(在每小题后的括号内答“对”或“错”) 一、(15分)填空题(答案写在下边空白处,标明题号和A、B、C) 运算器中的累加器既有寄存器的功能,又有加法器的功能。( 错 ) 运算器中的累加器既有寄存器的功能,又有加法器的功能。( 错 ) DRAM存储器由于需要刷新,所以其功耗大于SRAM。( 错 ) 无论是硬布线设计控制器还是微程序设计控制器,都使用微命令、微操作的概念。( 对 ) 中断响应周期中,关中断及保护硬现场的工作由硬件完成的目的是为了得到尽可能快的响应速度。( 错 ) 计算机中采用浮点数表示的目的是扩大表数范围,而一个浮点数是由两个定点数来表示的。( 对 ) 磁盘存储器中,一个记录面上各个磁道是一组记录密度相同的同心圆。( 错 ) 双端口存储器之所以能进行高速读写,是因为采用了两套相互独立的读写电路。( 对 ) Cache组相联映射的块冲突率比直接映射的高。( 错 ) 某计算机的主频最快,则它的速度也就最快。( 错 ) 主存中存放程序和数据,控存中存放微程序和数据。( 错 ) 1. 1. A 和 B 都存放在存储器中,计算机的 C 能自动识别它们。 2.有些计算机将一部分软件永恒地存于只读存储器中,称之为 A 。 3.设机器数补码字长为8位(含1位符号位),若机器数为FEH(十六进制),则其等价的十进制整数为 A 。 4.RISC的英文全名是 A ,CISC的英文全名是 B 。 5.先行进位是指 A 。 6.字长8位的单符号位定点小数的原码和补码的表数范围分别是 A 和 B 。 7.主存、Cache、通用寄存器、磁盘和磁带都可以用来存储信息,按存取时间由快至慢排列,其顺序是 A 。 8.组合逻辑控制器中,微操作控制信号由 A 、 B 和 C 决定。 9.CPU响应中断的时间是 A 。 答案:每空1分—— 1.A、B(无顺序):程序、数据;C:控制器(CPU、指令、硬件等)。 2.A:固件(系统程序、引导程序、控存等)。 3.A:-2。 4.A:Reduced Instruction Set Computer;B:Complex Instruction Set Computer。 在若干个全加器(FA)构成的加法逻辑中,先并行生成全部低位进位(各级进位位的值),然后求和的逻辑称为先行进位即CLA。-(1-2 在若干个全加器(FA)构成的加法逻辑中,先并行生成全部低位进位(各级进位位的值),然后求和的逻辑称为先行进位即CLA。 -(1-2-7)~1-2-7 ;B:-1~1-2-7。 通用寄存器、Cache、主存、磁盘、磁带。 A、B、C(无顺序):指令信息、时序信息、状态条件(反馈)信息。 一条指令执行结束(中断响应周期、公操作时)。 6.A: 7.A: 8. 9.A: 得分 三、(15分)简要回答下列问题 三、(15分)简要回答下列问题 3.(3分)某CPU指令周期有4个机器周期:取指、间址、执行和中断。组合逻辑实现时,可用两个1位的时序标志来指定当前所处机器周期。为什么微程序控制器不需要这些标志?1.(4分)Cache的命中率与哪些因素有关? 3.(3分)某CPU指令周期有4个机器周期:取指、间址、执行和中断。组合逻辑实现时,可用两个1位的时序标志来指定当前所处机器周期。为什么微程序控制器不需要这些标志? 1.(4分)Cache的命中率与哪些因素有关? 答:Cache的命中率与 答:Cache的命中率与—— Cache的容量 块的大小 映射方式 替换算法有关。 答:机器周期的概念对应于微程序控制器的微

文档评论(0)

茉莉花的香味 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档