第4章常用组合逻辑功能器件(5).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4 常用组合逻辑功能器件 4.1 编码器 4.4.1 4.1.2 集成电路编码器 优先编码器CD4532的示意框图、引脚图 优先编码器CD4532的逻辑功能表 3. 优先编码器CD4532的应用 4.2 译码器 4.4.2 4.2 译码器 4.2.2 集成电路译码器 表4.2.2 74138集成译码器功表能 例4.2.1 4.3 数据选择器 4.4.3 4.3.1 集成电路数据选择器74LS151 4.3.2 数据选择器74LS151的应用 =1 A B S C ? CO S C A B C=AB 半加器逻辑图 半加器逻辑符号 真值表 A B S 0 0 0 0 1 1 1 0 1 1 C 0 0 1 0 0 1 1.半加器 不考虑低位的进位,将两个1位二进制数相加,称为“半加”,实现半加操作的电路叫做半加器。 4.5 加法器 4.4.5 S=AB+AB=A+B 被加数、加数以及低位的进位三者相加称 为“全加”,实现全加操作的电路叫做 全加器。 Ai Bi Ci-1 Si 0 0 0 0 0 0 0 1 1 0 1 1 1 0 0 0 1 1 1 1 0 1 0 0 1 0 1 1 1 0 1 1 真值表 Ci 0 1 1 1 1 0 0 0 Si=AiBiCi-1+ AiBiCi-1 +AiBiCi-1 +AiBiCi-1 =(AiBi +AiBi)Ci-1 +(AiBi+AiBi)Ci-1 2. 全加器 =(Ai+Bi)Ci-1+ Ai+Bi Ci-1 = Ai+Bi + Ci-1 Ai Bi Ci-1 Si 0 0 0 0 0 0 0 1 1 0 1 1 1 0 0 0 1 1 1 1 0 1 0 0 1 0 1 1 1 0 1 1 真值表 Ci 0 1 1 1 1 0 0 0 Ci=AiBiCi-1+ AiBiCi-1 +AiBiCi-1 +AiBiCi-1 = Ai Bi +(Ai+Bi)Ci-1 ? CO Ci Ai Bi CI Si Ci-1 全加器逻辑符号 Ai Bi Ci-1 Ci Si 1 =1 =1 experiment 例:试用一位全加器构成一个三位二进制数相加的串行进位加法器电路 Ci S i Ai Bi Ci-1 ? Ci S i Ai Bi Ci-1 ? Ci S i Ai Bi Ci-1 ? S0 S2 C2 A2 B2 A1 B1 A0 B0 A2A1A0 + B2B1B0 S1 C2 S2 S1 S0 特点:进位信号由低位向高位逐级传递的(串行进位),速度不高。 其它组件: SN74LS283---四位超前进位全加器. 4.6 组合可编程逻辑器件(自学) 4.5 一、PLD分类 (a)PROM (b)PLA (c)PAL 与阵列 固定 A B L1 L0 或阵列 可编程 与阵列 可编程 A B L1 L0 或阵列 可编程 与阵列 可编程 A B L1 L0 或阵列 固定 二、各类PLD应用 (a)PROM (b)PLA (c)PAL A B L1 L0 A B L1 L0 A B L1 L0 A B L1 L0 A B L1 L0 芯片利用率不高 缺少高质量支撑软件、工具 编程后无法修改 4.7 数值比较器 4.4.4 (自学) 一、一位数值比较器 功能表 逻辑表达式 逻辑图 二、四位集成电路比较器74LS85 A3 B2 A2 A1 B1 A0 B0 B3 B3 (AB)L (A=B)L (AB)L AB A=B AB GND A0 B0 B1 A1 A2 B2 A3 UCC 低位进位 向高位位进位 (AB)L (A=B)L (AB)L AB A=B AB 4位数值比较器(74LS85) 低 高 串联扩展 TTL电路:最低4位的级联输入端A'B'、 A'B'和A'=B' 必须预先分别预置为0、0、1。 三、比较器的级联举例 作业(五版): 4.4.5 4.4.6 4.4.21 * * * * 第四章 常用组合逻辑功能器件 4.1 编码器 4.3 数据选择器 4.2 译码器 4.4 用中规模集成电路(MSI)进行 组合逻辑电路的设计 4.5加法器 4.6 组合可编程逻辑器件 主要内容及基本要求 1.掌握编码器、译码器的功能及其应用 2.掌握数据选择器、加法器的功能及其

文档评论(0)

186****6410 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档