基于FPGA片上系统无线保密通信终端.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的片上系统的无线保密通信终端 系统分析与代价评估 Design Review 需求目标 无线通信 金融保密 GPS 导航 手机 通信 无线 上网 军事 应用 其他 需求目标 本设计使用硬件描述语言在FPGA数字逻辑层面上实现AES加解密,为了系统的扩展性和构建良好的人机交互,设计通过PS/2键盘输入加密密钥,并将其显示在LCD上。在软核MicroBlaze上,通过SPI总线读写FIFO和RAM控制射频芯片CC2420,使系统具有信道选择、地址识别、自动CRC校验功能,使系统更加安全、通信误码率更低。 MicroBlaze PS/2 LCD CC2420 系统架构 无线通信系统终端的分解图 系统架构 无线通信系统终端的实现视图 无线通信系统终端 PS/2输入密钥 用verilog硬件描述语言编写加密文件keyin.v输入到MicroBlaze中 MicroBlaze Section.v对明文分段 EnCrypt.v调用加密文件对明文加密 Decipher.v解密 ACK.v发送校验位ACK/NOACK LCD Display.v显示密钥 CC2420 Sen.v发送数据 Rec.v接收数据 系统架构 无线通信系统终端的类图 设计方案 在本系统中采用TI 公司的CC2420来实现数据的无线通信CC2420工作于免授权的2.4GHz频段,33个16位配置寄存器、15个命令选通寄存器、1个128字节的RX RAM、1个128字节的TX RAM、1个112字节的安全信息存储器。TX和RX RAM的存取可通过地址或者用两个8位的寄存器。主机可通过SPI总线设置其工作在Normal模式,通过SPI总线,MISO接口对TX FIFO和RX FIFO及状态进行写和读的操作,将数据写入和读出RAM来实现与CC2420的数据传输,通过触发CC2420STXON,SRXON来实现数据的无线发送和接收。 设计方案 MicroBlaze软核的执行视图 设计方案 Microblaze的控制流程主程序 main () {   Initial()//初始化系统;   CmdSend()//上位机命令输入;   DataRev()//数据接收;   AESEny()//数据加密;   DataPackage()数据打包;   CC2420Sen()加密数据发送;   Return success; } 设计方案 系统的执行视图 设计方案-AES加密过程的实现 设计方案-AES加密过程的实现 AES加解密算法(Rijndael算法)对待加密的明文先进行分段然后加密,明文的长度可以是l28位、192位或256位。同样,用于加密的密钥长度也有l28位、192位或256位。根据明文及密钥长度不同的组合,加密的轮次有10轮、12轮和l4轮。在圈函数的每一圈迭代中,包括4步变换,分别是字节代换运算、行变换、列混合以及圈密钥的加法变换。本系统设计中使用128位明文和128位密文的组合。 字节代换运算 行变换 列混合 密钥扩展 设计方案-AES加密过程的实现 字节代换模块 此模块为AES中的每一个字节提供了一个非线性代换。任一非零字节被函数所代替。如果x是零字节,y=b 就是SubBytes变化的结果。在本设计中,为了加快算法速度,将S盒预先写入RAM中,直接用地址来指示替代的字节,利用空间来换时间,达到了加快用算的目的。 设计方案-AES加密过程的实现 密钥扩展模块 本设计采用了Xilinx IP核Single Block RAM 位宽32,深度64,在程序的开始,由用户设置的初始密钥系统按照密钥扩展算法生成的10轮扩展密钥,将生成的密钥按照地址次序从低到高放入RAM中,在每一轮执行addroundkey时取出对应轮数的密钥,与明文相加(异或)。 第一段明文 第二段明文 第三段明文 加密 代价评估 开发方法:在FPGA上使用Verilog HDL语言进行开发 开发环境:硬件:Xilinx XUPV5-LX110T Evaluation Platform,无线模块 软件:ISE,ModelSim,Synplify 测试方案:在发送端通过无线模块发送经过加密的信息,接收端解密并显示明文。 代价评估 硬件成本 加密时间 硬件资源占用率 人力投入 代价评估 加密时间 代价评估 AES加密占用FPGA资源统计表 代价评估 连接与测试 编写功能模块 开题答辩 系统分析

文档评论(0)

smartxiaohuli + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档