- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 集成电路制作工艺 2.1.1 集成电路加工的基本操作 2.1.2 MOS结构和分类 2.2.1 N阱CMOS工艺 2.2.2 深亚微米CMOS工艺 2.3.1 CMOS IC中的寄生效应 2.3.2 SOI工艺 2.3.3 CMOS版图设计规则 半导体制造工艺分类 1. nMOS晶体管的制造流程 nMOS晶体管的制造流程 nMOS晶体管的制造流程 nMOS晶体管的制造流程 nMOS晶体管的制造流程 nMOS晶体管的制造流程 nMOS晶体管的制造流程 2. N阱CMOS工艺流程 衬底硅片选择 制作阱 场区氧化 形成硅栅 形成源、漏区 制作互连线 1、硅片的选择 2、制作n阱 热氧化形成初始氧化层作为阱区注入的掩蔽层 在氧化层上开出n阱区窗口 注磷在窗口下面形成n阱 退火和阱区推进 3、场区氧化 LOCOS工艺具体步骤 生长薄层SiO2缓冲层 淀积氮化硅 刻掉场区的氮化硅和缓冲氧化层 场区注入 热氧化形成场氧化层 场氧向有源区侵蚀问题 什么是LOCOS工艺,它有什么优缺点。 解答: 硅的局部氧化方法 (书上 P23) 优点: 避免了过大的氧化层台阶影响硅片的平整度、进而影响了金属连线的可靠性。 缺点 : 鸟嘴的形成,使有源区面积比版图设计的小;如果要求的氧化层很厚,表面仍然有较大台阶,因为氧化层要向上抬高0.54 Tox。 4、制作硅栅 硅栅工艺实现了栅和源、 漏区自对准 具体步骤: 生长缓冲层 沟道区注入 生长栅氧化层 CVD工艺淀积多晶硅 多晶硅掺杂 光刻和刻蚀形成多晶硅栅的图形 5、形成源和漏区 磷注入形成n+区 作为NMOS源、漏区和n阱引出区 硼注入,形成PMOS的源、漏区和p型衬底的欧姆接触区 6、形成金属互连线 在整个硅片上淀积氧化层 通过光刻在氧化层上开出引线孔 在整个硅片上淀积金属层,如铝 光刻形成需要的金属互连线图形 n阱CMOS剖面结构 第二章 集成电路制作工艺 2.1.1 集成电路加工的基本操作 2.1.2 MOS结构和分类 2.2.1 N阱CMOS工艺 2.2.2 深亚微米CMOS工艺 2.3.1 CMOS IC中的寄生效应 2.3.2 SOI工艺 2.3.3 CMOS版图设计规则 §2.2.2 深亚微米CMOS结构和工艺 深亚微米CMOS工艺的主要改进 解答: 书上P32 浅沟槽隔离代替LOCOS隔离 外延双阱工艺代替单阱工艺 逆向掺杂和环绕掺杂代替均匀的沟道掺杂 对NMOS、PMOS分别采用n+ 、p+硅栅 在沟道两端形成很浅的源漏延伸区 硅化物自对准结构 铜互联代替铝互联 1、浅沟槽隔离 常规CMOS工艺中的LOCOS隔离的缺点 表面有较大的不平整度 鸟嘴使实际有源区面积减小 高温氧化热应力也会对硅片造成损伤和变形 浅沟槽隔离的优势 占用的面积小,有利于提高集成密度 不会形成鸟嘴 用CVD淀积绝缘层从而减少了高温过程 浅沟槽隔离(STI) 2、外延双阱工艺 常规单阱CMOS工艺,阱区浓度较高,使阱内的器件有较大的衬偏系数和源、漏区pn结电容 采用外延双阱工艺的好处 由于外延层电阻率很高,可以分别根据NMOS和PMOS性能优化要求选择适当的n阱和p阱浓度 做在阱内的器件可以减少受到α粒子辐射的影响 外延衬底有助于抑制体硅CMOS中的寄生闩锁效应 3、沟道区的逆向掺杂和环绕掺杂结构 逆向掺杂 横向沟道工程:HALO掺杂结构 横向沟道工程: POCKET掺杂结构 4、n+、p+两种硅栅 在CMOS电路中希望NMOS和PMOS的性能对称,这样有利于获得最佳电路性能 使NMOS和PMOS性能对称很重要的一点是使它们的阈值电压绝对值基本相同 在同样条件下,如果NMOS和PMOS都选用n+硅栅,则PMOS的负阈值电压绝对值要比NMOS的阈值电压大很多 PMOS采用p+硅栅减小其阈值电压的绝对值,从而获得和NMOS采用n+硅栅对称的性能 5、SDE结构 减小源漏区结深有利于抑制短沟效应。 问题:简单地减小源、漏区结深将使源、漏区寄生电阻增大造成MOS晶体管性能退化! 解决办法:使用SDE结构,在沟道两端形成极浅的源、漏延伸区 。 SDE结深减小趋势 6、硅化物自对准结构 在栅极两侧形成一定厚度的氧化硅或氮化硅侧墙,然后淀积难熔金属并和硅反应形成硅化物 作用:减小多晶硅线和源、漏区的寄生电阻;减小金属连线与源、漏区引线孔的接触电阻 7、铜互连 铜比铝的电阻率低40%左右。用铜互连代替铝互连可以显著减小互连线的寄生电阻从而减小互连线的RC延迟 铜易于扩散到硅中,会影响器件性能;铜还会对加工设备造成污染,因此铜互连不能用常规的淀积和干法刻蚀方法形成 铜互连技术特点: 显著减小互连线的寄生电阻 与低k介质材料结合减小寄生电
文档评论(0)