第六章存储器讲述.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三节 存储器(体)与CPU的连接 三、本问题的小结 CPU与存储器的通用连接模式 CPU IO IO IO AB AB AB 译码器/CS产生逻辑 CS CS CS DB AB CB WR、RD、IO/M、WAIT等 …… …… 区域可能为一个已进行字长扩展的与DB总线宽度一致的存储体; 存储器与CPU连接问题的拓展应用讨论 本章所讨论的问题中所涉及的方法具有一定的外推价值: 在微机系统中,所有的部件均需要总线进行数据交换,为了防止数据冲突,均存在“选中-访问”过程,所以,时序及地址的分配是设计硬件的核心; 所有的部件的设计可以粗略的分为存储体设计和IO口设计两大类。 附:现代RAM自学导读(P224,6.3节) 现在流行的RAM有很多,如EDO、SDRAM、RDRAM等; 将若干RAM芯片和少数其他元件组合在一起,形成一个容量更大、接口标准的存储模块,这个模块常称为内存条; 内存芯片、桥接电阻、电容、EEPROM 在理解各种新型存储器工作原理时,可重点理解在操作过程中,各种存储器是如何提高数据交换速度的 压缩操作时序,存储器芯片内部各个环节操作可并行操作; 改进操作方式,所有操作步骤与操作时钟同步,减少发起者的盲目等待时间; 可对存储器进行突发方式访问,进一步压缩访问时序; 对DRAM改进刷新方式,内部自动刷新,外部可将DRAM基本等效为静态RAM; 本章知识点小结 1.读写存储器RAM的基本工作原理 (1)SRAM(静态RAM) (2)DRAM(动态RAM) 2.只读存储器ROM的工作原理 (1)掩膜ROM (2)可编程ROM(PROM) (3)可擦除可编程ROM(EPROM) 3.用静态RAM芯片组成一定容量的存储器 (1)计算所需芯片的数目 (2)数据总线的连接 (3)地址总线的连接 (4)控制总线的连接 本章作业 1、利用下列存储芯片构成一个64Kx8的存储体,需要多少块存储芯片? (1)4Kx8 (2)16Kx4 (3)32Kx8 (4)1kx4 2、下列SRAM芯片需要有多少地址输入端?多少数据输入端? (1)64Kx1 (2)256Kx8 (3)16KB (4)64KB 3、简述存储器分类,并简述各种存储器的工作特点; 4、用32Kx8位SRAM(62256)构成一个256Kx16位的存储体(译码器使用74HC138,资料在上查找); 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 * 第二节 半导体存储器的工作原理 二、ROM的工作原理 2、ROM芯片内部结构 2716内部结构 27128内部结构第三节 存储器(体)与CPU的连接 一、RAM和ROM的操作 1、SRAM和ROM的操作 2、DRAM存储器的操作 二、存储器与CPU的连接 1、存储器与CPU连接需考虑的问题 2、存储器与CPU的连接举例 三、存储器与CPU的连接问题的小结 第三节 存储器(体)与CPU的连接 一、RAM和ROM的操作 1、SRAM和ROM的操作 (1)SRAM和ROM的操作模型 应用中可用的引脚: AB:地址线,用于选中存储器单元; DB:数据线,双向,数据的输入和输出; CB:控制线:各种选通信号 CS:片选信号,有效时可对芯片操作; WR/RD/WE:读写选通线,选择操作类型 写入选通仅存在于RAM; Vprg:编程电压输入,仅存在于EPROM; CS WR OE AB DB Vprg RAM或ROM CB 仅ROM存在 仅RAM存在 第三节 存储器(体)与CPU的连接 一、RAM和ROM的操作 1、SRAM和ROM的操作 (2)SRAM读写和ROM的读操作步骤 CS有效,选中存储芯片; 输入相应的地址信号,选中相应的存储单元; 相应的选通信号有效,开始操作; 撤消相关信号,操作结束; CS AB WR/RD… DB 有效数据 操作地址 片选有效 操作选择有效 第三节 存储器(体)与CPU的连接 一、RAM和ROM的操作 2、DRAM存储器的操作 与SRAM相比,DRAM利用电容保存信息,由于电荷泄漏,如果不刷新保存信息就会造成信息的丢失; 在使用者看来,DRAM和SRAM具有两点不同 DRAM需要不停的动态刷新; DRAM的地址被分为两块—行

文档评论(0)

0004499 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档