- 1、本文档共26页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
武汉理工大学《电工电子技术》课程设计说明书
PAGE
学 号:
XXX
课 程 设 计
题 目
简单数字频率计的设计与制作
学 院
自动化
专 业
电气工程及其自动化
班 级
电气XX
姓 名
XX
指导教师
翁显耀
2013
年
X
月
X
日
课程设计任务书
学生姓名:XX 专业班级:XX
指导教师:翁显耀 工作单位:武汉理工大学
题 目: 简单数字频率计的设计与制作
初始条件:
要求用直接测量法测量输入信号的频率
输入信号的频率为1~9999HZ
要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)
设计任务及要求
方案比较及认证
系统框图,原理说明
硬件原理,完整电路图,采用器件的功能说明
调试记录及结果分析
对成果的评价及改进方法
总结(收获及体会)
参考资料
附录:器件表,芯片资料
时间安排:
6月27日~
7月1日~
7月5日~
指导教师签名: 2013年 6月 27 日
目录
TOC \o 1-3 \h \z \u 摘要 1
1.结构设计与方案选择 2
1.1设计要求 2
1.2设计原理及方案 2
1.2.1方案一:利用单片机制作频率计 2
1.2.2方案二:利用锁存器与计数器制作频率计 3
1.2.3 方案确定 4
2.单元电路的设计 5
2.1脉冲信号的形成电路 5
2.2时基电路和闸门电路 6
2.3计数电路 7
2.4锁存电路、译码电路和显示电路 8
3.整体电路的设计 9
3.1总电路分析 9
3.2 总电路图 10
4.电路的调测与分析 10
4.1计数电路的调测 10
4.2计数、显示电路的调测 11
4.3调试电路的注意事项 11
5.所用芯片及其它器件说明 11
5.1 555定时器 11
5.1.1 555构成的施密特触发器 13
5.1.2 555构成的多谐振荡器 14
5.2 74LS273锁存器 14
5.3 74LS90计数器 15
5.4 数码译码显示器 18
5.4.1 七段译码管 18
5.4.2 BCD 码七段译码驱动器 19
结束语 22
参考文献 23
附录_元件清单列表 24
PAGE 24
摘要
数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波、方波或其它周期性变化的信号。它被广泛应用与航天、电子、测控等领域。它的基本测量原理是,首先让被测信号与标准信号分别通过闸门电路与时基电路,然后用计数器计数信号脉冲的个数,把标准时间内的计数的结果用锁存器锁存起来,最后用显示译码器把锁存的结果用LED数码显示管显示出来。本文设计的是要求用直接测量法测量输入信号的频率并且能够直接地显示频率在1Hz至9999Hz范围内的被测信号的频率。 根据数字频率计的基本原理及设计的基本要求,本文设计的基本思想是分为五个模块即时基电路、闸门电路、锁存电路、计数电路和译码显示电路。其中利用555定时器分别构成施密特触发器及多谐振荡器来组成闸门电路和时基电路,计数电路是由四块74LS90芯片组成,锁存电路则由两块74ls273芯片组成,译码显示电路是由四块74LS48芯片及四块共阴极数码管组成,最终整个设计电路可以显示被测信号的频率。
关键字:计数器 protues软件 74ls90 74ls273 74ls48 555定时器
简单数字频率计的设计与制作
1.结构设计与方案选择
1.1设计要求
要求用直接测量法测量输入信号的频率
(2) 输入信号的频率为1~9999HZ
1.2设计原理及方案
数字频率计是直接用十进制的数字来显示被测信号频率的一种测量装置。它不仅可以测量正弦波、方波、三角波和尖脉冲信号的频率 ,而且还可以测量它们的周期。根据根据课程设计任务书中的要求,及我们对频率计数器的了解,大致可以设计出以下两种方案。
1.2.1方案一:利用单片机制作频率计
如下图所示,此方案是采用单片机程序处理输入信号并且将结果直接送往
LED显示,为了提高系统的稳定性,输入信号前进行放大整形,在通过A/D转换
器输入单片机系统,采用这种方法可大大提高测试频率的精度和灵活性,并且能极大的减少外部干扰,采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现整个系统非常精简,而且具有灵活的现场可更改性。但采用这种方案相对设计复杂度将会大大提高并且采用单片机系统成本也会大大提高
您可能关注的文档
最近下载
- 油化验练习测试卷.doc
- 公路825482m连续刚构桥设计毕业.doc VIP
- 人教版(2024)七年级下册英语Unit 1 Animal friends单元教学设计(共6课时).docx
- 中建《工程造价资料管理办法》中建.docx VIP
- 在MetaTrader 5 Using Gateway API的使用说明书.pdf
- 超星尔雅学习通中医健康理念网课章节测试答案.docx
- 华中科技大学电信系《通信原理》课件-ch.ppt VIP
- 标准图集-22G101-1 现浇混凝土框架、剪力墙、梁、板.pdf VIP
- 恩施富硒土豆电子商务发展策略研究.doc
- (正式版)-B 5768.2-2022 道路交通标志和标线 第2部分:道路交通标志.docx VIP
文档评论(0)