- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
                        查看更多
                        
                    
                
 PAGE  5
数字电子实习
实习题目:报时式数字钟的设计
指导教师:吴勇   马占辉     
班    级:测控  08-2班     
姓    名: 于国庆           
学    号:    29号         
目录
软件介绍…………………………………………3
二、 设计任务与要求…………………………………5
三、 设计原理…………………………………………5
四、 设计过程…………………………………………6
五、 元器件清单………………………………………13
六、 实习心得…………………………………………14
七、 参考文献…………………………………………16
一、 软件介绍
Max+plusⅡ开发软件是Altera公司自行设计的可编程逻辑器件的EDA开发工具。它是一种与器件结构无关的集成设计环境,提供了灵活和高效的界面,允许设计人员选择各种设计输入方法和工具,能够支持Altera公司的MAX、Classic、FLEX以及ACEX系列的PLD器件。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。 
Max+plusⅡ开发系统的特点
    作为最为流行的EDA开发软件,Max+plusⅡ为设计人员提供的丰富功能、灵活的操作界面是其他同类软件无可比拟的。概括起来,此软件主要有以下几个特点:
  1、支持多种操作平台
  Max+plusⅡ开发软件可在基于windowsNT4.0、windows95、windows98、windows2000、操作系统下运行,也可在Sun SPARC Station、HP9000Series 700/800和IMB RISC System/6000工作站上运行。
  2、提供开放性的界面 
     Max+plusⅡ支持与Cadence,Exemplarlogic,Mentor Graphics,Synplicty,Viewlogic和其它公司所提供的EDA工具接口。 
  3、与结构无关 
     Max+plusⅡ系统的核心Complier支持Altera公司的FLEX10K、FLEX8000、FLEX6000、MAX9000、MAX7000、MAX5000和Classic可编程逻辑器件,提供了世界上唯一真正与结构无关的可编程逻辑设计环境。 
  4、完全集成化 
     Max+plusⅡ的设计输入、处理与较验功能全部集成在统一的开发环境下,这样可以加快动态调试、缩短开发周期。 
  5、丰富的设计库 
     Max+plusⅡ提供丰富的库单元供设计者调用,其中包括74系列的全部器件和多种特殊的逻辑功能(Macro-Function)以及新型的参数化的兆功能(Mage-Function)。 
  6、模块化工具 
     设计人员可以从各种设计输入、处理和较验选项中进行选择从而使设计环境用户化。 
  7、硬件描述语言(HDL) 
     Max+plusⅡ软件支持各种HDL设计输入选项,包括VHDL、Verilog HDL和Altera自己的硬件描述语言AHDL。    
此外此软件能直接阅读到芯片的功能:
最直接的帮助来自于Max+plusⅡ的Help菜单。若需要某个特定项目的帮助信息,可以同Shift+F1键或者选用工具栏中的快速帮助按钮“ ”。此时,鼠标变为带问号的箭头,点击“特定的项目”就可弹出相应的帮助信息。这里的“特定项目”,可以包含某个器件的图形、文本编辑中的单词,菜单选项,甚至可以是一个弹出的窗口。
二、 设计任务与要求
设计一台能显示小时,分,秒的数字钟。具体要求如下:
1、 完成带时分秒显示的24H计时功能;
2、 能完成整点报时功能,要求当数字钟的分和秒计数器计59MIN52S 时,驱动音响电路,四低一高,最后一声高音结束,整点时间到;
3、 完成对“时”和“分”的校时,并能对秒计数器清零。
三、 设计原理
    该数字时钟由振荡器,分频器,秒计数器,分计数器,小时计数器,校时电路,报时电路和显示电路等几部分组成。
小时计数器有24h计时和12h计时两种,本时钟用的是24h计时。校时电路可对分,小时计数器进行校时,报时电路可对整点时间进行音响报时。应该将整个设计过程分成各个模块来设计,这样既能理清设计的思路,又能在出错是迅速找到错误根源并改正。
小时计数器是一个24进制的计数器,利用一片74LS490和一些门电路构成一个24进制的计数器。
分计数器是一个60进制的计数器,利用一片74LS490和一些门电路构成一个60进制的计数器。
                您可能关注的文档
最近下载
- ADI 电工电气 双通道12_14_16位1GSPS数模转换器 AD9776A_AD9778A_AD9779A 使用说明.pdf
- 达克罗表面处理工艺和发展.ppt VIP
- 人教PEP版(2024)三年级上册英语全册教案(单元整体教学设计).docx
- 四年级语文上册爬天都峰第2课时人教部编版.ppt VIP
- 镇痛药物在儿童疼痛管理中的应用.pptx VIP
- CB_T 3253-2013 船用柴油机技术条件.pdf VIP
- 2025年江西省盐业集团股份有限公司校园招聘笔试模拟试题及答案解析.docx VIP
- GBT 25442-2018 旋转电机(牵引电机除外)确定损耗和效率的试验方法.pdf
- 学堂在线 医学英语词汇进阶 期末考试答案.docx VIP
- 2025年度吉林省国资委监管企业招聘(1号)备考题库及答案解析.docx VIP
 原创力文档
原创力文档 
                        

文档评论(0)