实验一组合逻辑电路设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1.0 组合逻辑电路设计P334实验22 浙江大学电工电子教学中心 F X C 1 实验目的 掌握简单组合逻辑电路的设计方法 掌握逻辑电路的综合方法 掌握门电路的测试方法 掌握数字逻辑电路的调试方法 F X C 2 实验预习内容 设计一位二进制全加器 设计四位奇偶校验器 用门电路74LS00和74LS55对设计结 果进行综合,并得出设计原理图 查阅74LS00和74LS55的引脚排列图 F X C 3 实验调试内容 检查并测试门电路74LS00的逻辑功能 检查并测试门电路74LS55的逻辑功能 按设计结果完成一位全加器布线并测试 其逻辑功能 按设计结果完成奇偶校验器布线并测试 其逻辑功能 F X C 4 组合逻辑电路设计的一般步骤: a) 根据给定的功能要求,列出真值表; b) 求各个输出逻辑函数的最简“与-或”表达式; c) 将逻辑函数形式综合变换为设计所要求选用逻辑 门的形式; d) 根据所要求的逻辑门,画出逻辑电路图。 F X C 5 参考设计--一位半加器(无进位) S [A,B]-[S ]) 1 1 [0,0]-[0]; 一位半加器 [0,1]-[ 1]; [1,0]-[ 1]; [1,1]-[0]; A B S A B +AB AB +A B A ⊕B 1 一片74LS55实现 F X C 5 参考设计--一位全加器 Ci Si [A,B,Ci-1]-[Si,Ci]) Si BC i−1 [0,0,0 ]-[0,0]; A 00 01 11 10 一位全加器 [0,0,1 ]-[ 1,0]; 0 0 1 0 1 [0,1,0 ]-[ 1,0]; 1 0 1 0 [0,1,1 ]-[0,1]; 1 A B Ci-1 [1,0,0 ]-[ 1,0]; C i BC 输入:A,B,C [1,0,1 ]-[0,1]; A i−1 01 11 10 i-1 00 输出:S C [1,1,0 ]-[0,1]; i , i

文档评论(0)

186****6410 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档