6计算机组成原理(第六章).ppt

  1. 1、本文档共83页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理:中央处理器CPU 第六章 中央处理器 中央处理器,简称CPU,是整个计算机的核心,主要由运算器和控制器组成。 CPU的主要功能是执行指令,控制并完成各种操作,例如运算操作、传送操作、输入输出操作等。 为了实现CPU的功能,需要解决4个关键问题。 CPU如何组成? CPU如何实现各部件之间的信息交换? CPU如何形成微命令序列来控制指令的执行? CPU如何建立与外部的连接?(在总线技术中介绍) 本章主要内容 中央处理器的功能和组成 控制器的组成和实现方法 指令周期、时序系统与控制方式 微程序控制原理 操作控制单元的设计 流水线技术 一、中央处理器的功能和组成 当我们用计算机解决某个问题时,首先要为计算机编写程序。程序是一个指令序列,这个指令序列就是要明确告诉计算机应该执行什么操作、数据从哪里来、结果送到哪里去。之后,一旦把程序装入主存,就可由计算机自动完成取指令和执行指令的任务。 程序运行时,在计算机各部件之间传送着指令或数据,形成了指令流和数据流,在内部,CPU的基本任务就是对这些指令流和数据流在时间与空间上实施正确的控制。由此可见:数据是在传送过程中得到加工和处理的。 1、CPU具备的功能 CPU具备以下四个方面的功能: 指令控制:保证机器按顺序执行程序是CPU的首要任务 操作控制:CPU根据指令的要求,产生需要的操作信号 时间控制:对各种操作信号进行定时,即进行时间控制 数据加工:对数据进行算术运算和逻辑运算。完成数据的加工和处理是CPU的核心任务。 2、CPU的基本组成 运算器的组成与主要功能 运算器的组成: 算术逻辑单元(ALU) 累加寄存器 状态标志寄存器 数据缓冲寄存器 运算器的功能(第四章已讨论): 执行所有的算术运算 执行所有的逻辑运算 控制器的组成与主要功能 控制器的组成: 指令部件 程序计数器 指令寄存器 指令译码器 时序部件 脉冲源 节拍信号发生器 启停控制逻辑,等 微操作信号发生器 中断控制逻辑 总线接口,等 3、CPU中的主要寄存器 在CPU中,寄存器具有非常重要的作用,例如提供操作数、存放运算的中间结果、最终结果以及状态信息。各种计算机CPU可能不同,但CPU中至少有六类寄存器必不可少: 数据缓冲寄存器(MDR) 指令寄存器(IR) 程序计数器(PC) 地址寄存器(MAR) 累加寄存器(AC) 状态标志寄存器(PSW) CPU中的主要寄存器 数据缓冲寄存器(MDR): 用来存放进出内存的指令和数据,是CPU和主存或外设信息传送的中转站,也用来补偿CPU与主存或外设在操作速度上的差异。 指令寄存器(IR):用来存放当前正在执行的一条指令。在指令执行期间,指令寄存器的内容不允许发生变化。在指令寄存器中,操作码字段的输出就是指令译码器的输入。 程序计数器(PC):用来存放将要执行的下一条指令的地址,当CPU顺序执行指令时,每取一条指令, PC会自动加‘1’,确保其内容是下一条将要执行的指令的地址;当遇到转移指令时,下一条指令的地址将从指令寄存器中的地址字段获得。 CPU中的主要寄存器 地址寄存器(MAR):用来存放CPU当前所访问的主存单元的地址。 在读写期间,其值一般保持不变。只要CPU和内存交换信息,都要用到地址寄存器和数据缓冲寄存器。 累加寄存器(AC):执行算术逻辑操作时,为ALU提供操作数以及存放运算结果。 例如在加法运算时,能够为ALU提供一个操作数。累加寄存器简称累加器。 状态标志寄存器(PSW):用来存放由指令执行结果所建立的状态以及机器自身的运行状态 ,主要有两类:第一类为状态标志 ,第二类为控制标志。 4、控制器的其它部件 微操作信号发生器:根据指令操作码、状态信息和时序信号,产生各种微操作的控制信号,以便正确地建立数据通路,从而完成取指令和执行指令的任务。 按照微操作控制信号的产生方式,控制器分为三种:组合逻辑型、存储逻辑型、组合逻辑与存储逻辑结合型。采用组合逻辑实现的控制器称为组合逻辑控制器(硬布线控制器),采用存储逻辑实现的控制器称为微程序控制器。 时序部件:由脉冲源、节拍信号发生器和启停控制逻辑构成。微操作控制信号有严格的时间要求,绝不能出现任何差错。时序部件的作用是对各种操作实施时间上的控制。 5、CPU内部的数据通路 CPU内部各部件之间需要传送信息,信息从什么地方开始、中间经过了哪些部件、最后传送到哪个寄存器,都是在控制器的控制下完成的。例如,操作数由寄存器送到ALU进行运算、ALU将运算结果送入寄存器存放。把CPU内部各部件之间传送数据的通路称为数据通路。 通常,用总线连接CPU内部各部件。在CPU中,有三种内部总线结构: 单总线结构、双总线结构以及三总线结构,我们曾经在第四章关于运算器的组织中讨论过。 二、

文档评论(0)

135****6041 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档