计算机组成原理期末考试题目..ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5. 指令和数据都存于存储器中,计算机如何区分它们? 解:计算机硬件主要通过不同的时间段来区分指令和数据,即:取指周期(或取指微程序)取出的既为指令,执行周期(或相应微程序)取出的既为数据。另外也可通过地址来源区分,从PC指出的存储单元取出的是指令,由指令地址码部分提供操作数地址。 6.半导体存储器芯片的译码驱动方式有几种?有何特点? 解:半导体存储器芯片的译码驱动方式有两种:线选法(单译码方式)和重合法(双向译码方式)。 线选法(单译码方式):地址译码信号只选中同一个字的所有位,结构简单,费器材; 重合法(双向译码方式):地址分行、列两部分译码,行、列译码线的交叉点即为所选单元。这种方法通过行、列译码信号的重合来选址,也称矩阵译码。可大大节省器材用量,是最常用的译码驱动方式。 7.一个完善的指令系统应满足哪几方面的要求 解一个完善的指令系统应满足如下四方面的要求:完备性,有效性,规整性,兼容性 8.什么是微程序设计技术 答:微程序设计技术是利用软件方法进行硬件设计的一门技术。 采用微程序设计思想的微程序控制器,同组合逻辑控制器相比较,具有规整、灵活、易维护等一系列优点 9. 什么叫刷新?为什么要刷新?说明刷新有几种方法。 解:刷新——对DRAM定期进行的全部重写过程; 刷新原因——因电容泄漏而引起的DRAM所存信息的衰减需要及时补充,因此安排了定期刷新操作;常用的刷新方法有三种——集中式、分散式、异步式。 集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新; 分散式:在每个读/写周期之后插入一个刷新周期,无CPU访存死时间; 异步式:是集中式和分散式的折衷。 10. 设指令字长等于存储字长,均为24位,若某指令系统可完成108种操作,操作码长度固定,且具有直接、间接(一次间址)、变址、基址、相对、立即等寻址方式,则在保证最大范围内直接寻址的前提下,指令字中操作码占 A 位,寻址特征位占 B 位,可直接寻址的范围是 C ,一次间址的范围是 D 。//寻址特征位根据给出的寻址方式定 //一次间接寻址范围就是2的机器字长的平方 解:A.7 B.3 C. 214 D. 224 11.已知接收到的海明码为 0100111(按配偶原则配置)试问要求传送的信息是什么? 纠错过程如下P1= 1⊕3⊕5⊕7 = 0 P2= 2⊕3⊕6⊕7 = 1 P4= 4⊕5⊕6⊕7 = 1 ∴ P4P2P1 = 110 第 6 位出错,可纠正为 0100101, 故要求传送的信息为 0101 12.一个容量为16K×32位的存储器,其地址线和数据线的总和是多少? 解:地址线和数据线的总和 = 14 + 32 = 46根; //16K = 16 X 1024 = 2^4+2^10=2^14 so:地址线为14 设计分析与计算 1.设机器数字长为 24 位,欲表示±3万的十进制数,试问在保证数的最大精度的前提下,除阶符、数符各 取1 位外,阶码、尾数各取几位? 解: 2^14 = 16384 2^15 = 32768 ∴ 15 位二进制数可反映 ±3 万之间的十进制数 满足 最大精度 可取阶码m = 4位,尾数n = 18位 2.证明减法运算的公式[x-y]补=[x]补-[y]补=[x]补+[-y]补 3.某机主存容量为1M×16位,且存储字长等于指令字长,若该机的指令系统具备65种操作。操作码位数固定,且具有直接、间接、立即、相对、变址五种寻址方式。 (1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围(十进制表示); (3)一次间址的寻址范围(十进制表示); (4)相对寻址的位移量(十进制表示)。 4.运算器中R0~R3为通用寄存器, 机器指令“STO R1, (R2)”实现的功能是:将寄存器R1中的数据写入到以(R2)为地址的数存单元中;机器指令“ADD R1, R2”实现的功能是:将寄存器R1中的数据加入到R2中。请画出以上两指令周期流程图。 5.设CPU共有16根地址线,8根数据线,并用 作访存控制信号(低电平有效)用作读写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K×4位RAM,4K×8位RAM,2K×8位ROM,以及74138译码器和各种门电路,如图所示。画出CPU与存储器连接图,要求: (1)主存地址空间分配:A000H~A7FFH为系统程序区;A800H~AFFFH为用户程序区。 (2)合理选用上述存储芯片,说明各选几片,并写出每片存储芯片的二进制地址范围。 (3)详细画出存储芯片的片选逻辑。 解答: (1)根据主存地址空间分配为: (3)CPU与存储芯片的连接图如图

文档评论(0)

zzqky + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档