- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三讲. Verilog 语法要点;术语及定义;注释行 ;空白符和注释;标识符(identifiers) (重点);标识符(identifiers);取名规则;关键词 ;特殊符号 “#”;书写规范建议;Verilog 的四种逻辑值;常 量;整数常量;2. 基数表示法格式为:sizebasevalue
其中size :位宽,定义了以位(bit) 计的常量的位宽,位宽以十进制数字表示。缺省为32位
base:数基,可为2(b)、8(o)、10(d)、16(h)进制。缺省为10进制
value:base进制下的常量的数值。包括不定值x位和高阻值z。
在表达式中,位宽表明了数字的精确位数。
如:一个4位二进制数的位宽为4; 一个4位十六进制数的位宽为16(每十六进制数用4位二进制数表示)
;整数表示实例 ;基数符号说明;5.当位宽小于数值实际的位数,舍去高位部分;当位宽大于数值实际的位数,通常在左边填0 补位。但是如果数最左边一位为x 或z ,就相应地用x 或z在左边补位。例如:
10b10 左边添0 占位, 0000000010
10bx0x1 左边添x 占位, x x x x x x x 0 x 1
3b1001 _ 0011与3b011 相等 5H0FFF 与5H1F 相等
6 .对于带符号的整数,正、负号的表示应在最左边。
如果一个数字被定义为负数,只需在位宽表达式前加一个减号。
注意:减号必须写在数字定义表达式的最前面,不可以放在位宽和进制之间,也不可以放在进制和具体的数之间。
例: -8d5 //这个表达式代表5的补数(用八位二进制数表示)
8d-5 //非法格式;实数常量及其表示;整数与实数常量例子;字符串常常用于表示命令内需要显示的信息(只用在测试中!!!!)。字符
串是双引号内的字符序列,不能分成多行书写.
在字符串中可以用 C 语言中的各种格式控制符,
如: \n 换行符
\t 制表符
\\ 字符\本身
\ 字符
在字符串中可以用 C 语言中的各种数值型式控制符,如:
%b(二进制), %o(八进制), %d(十进制), %h(十六进制), %t(时间类型),%s (字符串类型)…
INTERNAL ERROR
REACHED-HERE
字符串是8 位ASCII 值的序列。
为存储字符串“INTERNAL ERROR ”,变量需要8 * 1 4 位。
r e g [1: 8*14] Message;
. . .
Message = INTERNAL ERROR;模拟时间定标 ??;说明 ;第四讲 数据类型;1 主要的数据类型;1 net(线网)型;线网数据类型;线网数据类型-使用语法;wire类型;wire;线网型变量使用举例;2 寄存器数据类型;reg寄存器;Reg 类型变量;Reg型;Integer寄存器类型;reg [31:0] Breg; integer Bint; . . . //Bint[6] 和 Bint[20:10] 是不允许的。 . . . Breg = Bint; /* 现在, Breg[6] 和 Breg[20:10] 是允许的,并且从整数 Bint 获取相应的位值 .
上例说明了如何通过简单的赋值将整数转换为位向量。从位向量到整数的转换也可以通过赋值完成。例
integer J;reg [3:0] Bcq;J = 6; //J的值为32b0000...00110。Bcq = J; // Bcq的值为4b0110。Bcq = 4b0101.J = Bcq; //J的值为32b0000...00101。J = -6; //J 的值为 32b1111...11010。Bcq = J; //Bcq的值为4b1010。注意赋值总是从最右端的位向最左边的位进行;任何多余的位被截断。;time寄存器类型 ;real 和 realtime 类型;解释;寄存器型变量使用举例;标量与矢量;位选择和部分选择 ;Verilog中wire和register声明语法;选择正确的数据类型;a.输入端口
从模块内部来讲,输入端口必须为线网(net)数据类型;
从模块外部来看,输入端口可以连接到线网(net)或reg数据类型的变量。;图形说明数据类型的选择;信号类型确定方法;Verilog中reg与wire的不同点;Verilog中reg与wire的不同点;注意;选择数据类型时常犯的错误;选择数据类型时常犯的错误举例;改错;`timescale 1ns/1ns
`include count4.v
module coun4_tp;
wire[3:0] out; //测试输出
您可能关注的文档
最近下载
- 幼儿园《幼儿园保育教育质量评估指南》测试题(带答案).docx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(附答案).docx VIP
- 人工智能基础与应用—(AIGC实战):AIGC文本生成与辅助写作PPT教学课件.pptx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(含答案).docx VIP
- 幼儿园《幼儿园保育教育质量评估指南》测试题(附答案).docx VIP
- 脑血管意外急救护理常规.pptx
- 生物化学基础.ppt VIP
- 数据治理概论课件:数据管理.pptx VIP
- 幼儿园《幼儿园保育教育质量评估指南》及评估手册测试题及答案.docx VIP
- 水文设施工程初步设计报告编制指南与规范.docx VIP
文档评论(0)