实验一 基本门电路(验证型).docVIP

  • 206
  • 0
  • 约5.53千字
  • 约 21页
  • 2020-03-14 发布于河北
  • 举报
实验一 基本门电路(验证型) 一、实验目的 (1)熟悉常用门电路的逻辑功能; (2)学会利用门电路构成简单的逻辑电路。 二、实验器材 数字电路实验箱 1台;74LS00、74LS02、74LS86各一块 三、实验内容及步骤 1、TTL与非门逻辑功能测试 (1)将四2输入与非门74LS00插入数字电路实验箱面板的IC插座上,任选其中一与非门。输入端分别输入不同的逻辑电平(由逻辑开关控制),输出端接至LED“电平显示”输入端。观察LED亮灭,并记录对应的逻辑状态。按图1-1接线,检查无误方可通电。 图1-1 表1-1 74LS00逻辑功能表 2、TTL或非门、异或门逻辑功能测试 分别选取四2输入或非门74LS02、四2输入异或门74LS86中的任一门电路,测试其逻辑功能,功能表自拟。 3、若要实现Y=A′, 74LS00、74LS02、74LS86将如何连接,分别画出其实验连线图,并验证其逻辑功能。 4、用四2输入与非门74LS00实现与或门Y=AB+CD的功能。画出实验连线图,并验证其逻辑功能。 四、思考题 1.TTL与非门输入端悬空相当于输入什么电平? 2.如何处理各种门电路的多余输入端? 附:集成电路引出端功能图 实验二 Multisim初步使用(验证型) 一、实验目的 (1)熟悉Multisim2001界面,学习逻辑门电路的测试方法; (2)掌握利用虚拟仪器逻辑转换仪实现组合逻辑电路不同表达方式之间转换的方法。 二、实验器材 微机(内装Multisim2001 软件) 一台 三、实验内容及步骤 1、测试二输入与非门的逻辑功能   进入Multisim2001界面,建立电路如图2-1,用逻辑开关信号作输入,用探测器显示输出信号,将实验结果记录于表2-1中。 图2-1 表2-1 2、测试或非门的时间波形图 按图2-2连接或非门和字发生器、逻辑分析仪。双击字发生器展开其面板, 点击pattem→Up counter →Acept、Frecquency选1KHz;双击逻辑分析仪,Clock→set→Clock Rate →1KHz →Acept。启动仿真,显示或非门的时间波形图。 图2-2 或非门的时间波形图测试电路 3、 用与非门实现Y=AB+CD的功能 调出逻辑转换仪,双击图标,在打开的仪表窗口下边框内输入AB+CD,然后点击逻辑转换仪右边的 ,可得到图2-3中所示的电路;再点击 , 可得图中的真值表。 图2-3 四、思考题 你认为仿真软件有哪些优点?在数字电路实验中是否有必要引入仿真实验? 实验三 组合逻辑电路(设计型) 一、实验目的 熟悉简单组合电路的设计和分析过程。 二、实验器材 数字电路实验箱 1台,74LS00 三块,74LS02、74LS04、74LS08各一块 三、实验内容及步骤 1、设计一个能比较一位二进制A与 B大小的比较电路,用X1、X2、X3分别表示三种状态:AB时,X1=1;AB时X2=1;A=B时X3=1。(用74LS04、74LS08和74LS02实现) 要求:(1)列出真值表; (2)写出函数逻辑表达式; (3) 画出逻辑电路图,并画出实验连线图; (4)验证电路设计的正确性。 2、测量组合电路的逻辑关系: (1)图3-2电路用3块74LS00组成。按逻辑图接好实验电路,输入端A、B、C分别接“逻辑电平”,输出端D、J接LED“电平显示”; 图3-2 表3-2 (2)按表3-2要求,将测得的输出状态和LED显示分别填入表内; (3)根据测得的逻辑电路真值表,写出电路的逻辑函数式,判断该电路的功能。 四、思考题 总结组合逻辑电路分析和设计步骤。 74LS08附:集成电路引出端功能图 74LS08 实验四 译码器及其应用研究(设计型) 一、实验目的 (1)测试3线-8线译码器74LS138的逻辑功能; (2)研究用译码器设计组合电路。 二、实验器材 数字电路实验箱 1台,74LS138、74LS30各一块 三、实验内容及步骤 1、74LS138逻辑功能测试 对照74LS138引脚

文档评论(0)

1亿VIP精品文档

相关文档