触发器和时序逻辑.pptxVIP

  • 6
  • 0
  • 约9.96千字
  • 约 42页
  • 2020-04-09 发布于上海
  • 举报
第 14 章 触发器和时序逻辑电路14.1 双稳态触发器14.2 寄存器14.3 计数器14.4 由 555 定时器组成的单稳 态触发器和无稳态触发器 14.5 应用举例第 14 章 触发器和时序逻辑电路 数字电路按照功能的不同分为两类:组合逻辑电路;时序逻辑电路。 组合逻辑电路的特点:只由逻辑门电路组成,它的输出变量状态完全由当时的输入变量的组合状态来决定,而与电路的原来状态无关,它不具有记忆功能。 时序逻辑电路的特点:它的输出状态不仅决定于当时的输入状态,而且还与电路的原来状态有关,也就是时序逻辑电路具有记忆功能。触发器是时序逻辑电路的基本单元。QG1Q 基本 RS 触发器由两个与非门交叉连接而成,它有两个输出端 Q 和 ,二者的逻辑状态应相反。SR图形符号G2逻辑图(1) ,称为复位状态(0 态);(2) ,称为置位状态(1 态); 两个输入端 和 平时固定接高电位,处于 1 态,当加负脉冲后,由 1 态变为 0 态。14.1 双稳态触发器14.1.1 RS 触发器1. 基本 RS 触发器这种触发器有两个稳定状态:基本 RS 触发器的逻辑式QG1 当 端加负脉冲时,不论触发器的初始状态是 1 态,还是 0 态,均有G2即将触发器置 0 或保持 0 态。当负脉冲除去后,触发器的状态保持不变,实现存储或记忆功能 ,称为直接置 0

文档评论(0)

1亿VIP精品文档

相关文档