数字电路与数字逻辑(高起专).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
离线考核 《数字电路与数字逻辑(高起专)》 满分100分 解答题(每小题10分,共30分。) 1、利用卡诺图法化简: 。 答:F==m3d3+m5d5+m6d6+m7d7 则d3 d5 d6 d7为1,其他为0,画图略。 用译码器74138和适当的逻辑门实现函数。 答:F = Y3 Y4Y5 Y7 3、分析此组合逻辑电路的逻辑功能: 答: 异或操作 二、画图题(每小题10分,共30分。) 1、 下降沿触发的主从RS触发器输入信号波形如下图所示,请画出输出端Q、的对应波形。(设触发器初态为0) ? 答: ?2、 上升沿触发的维持-阻塞D触发器输入信号波形如下图所示,请画出输出端Q、的对应波形。(设触发器初态为0) 答: 如题下图所示的电路和波形,试画出Q端的波形。设触发器的初始状态为Q=0。 ????????????? 答: ????????????????????????????? 三、分析题(共10分) 1、分析如下时序电路,写出驱动方程、输出方程、状态方程、列出状态转换表、画出状态转换图。 答:分析 D3= D2= D1= + Z= = = = + D1 Z 0 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 1 1 0 1 0 1 0 1 1 0 1 1 1 0 1 1 0 1 1 0 0 1 1 0 0 1 0 0 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 四、设计题(每题15分,共30分。) 1、设计一个带控制端的组合逻辑电路,控制端X=0时,实现F=A+B,控制端X=1时,实现,请用74LS138 和必要的门电路实现。 答: (1)、真值表 X A B F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 (2)、代数式: (3)、画电路图: 2、画出符合以下关系的010序列检测器的状态转换图,X为序列输入,Z为检测输出。 X:1010101010 Z:0001000100 答:设S0:输入1,S1:输入0,S2:输入01,S3:输入010 这里:S3 与S2等价。

文档评论(0)

cjp823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7060131150000004

1亿VIP精品文档

相关文档