- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章信道编码串行输入串行输出的编码电路级移位寄存器构成的并行编码电路型编码电路级移位寄存器编码电路型编码电路结论卷积码的编码卷积码第六章信道编码串行输入串行输出的编码电路非系统码编码器根据式构造的是非系统编码器图是非系统卷积码串行编码电路卷积码的编码卷积码第六章信道编码卷积码卷积码的编码第六章信道编码系统码编码器根据式构造的是系统编码器图是系统卷积码串行编码电路卷积码卷积码的编码第六章信道编码卷积码卷积码的编码第六章信道编码级移位寄存器构成的并行编码电路型编码电路这是系统码形式的一种编码电路又
2006/12/25 31 第六章 信道编码 (1) 串行输入、串行输出的编码电路 (2) ( n - k ) m 级移位寄存器构成的并行编码电路 (Ⅰ型编码电路) (3) k m 级移位寄存器编码电路 (Ⅱ型编码电路) (4) 结论 6.4.2 卷积码的编码 6.4 卷 积 码 C l ( j ) = m l t t ( i , j ) 2006/12/25 32 第六章 信道编码 (1) 串行输入、串行输出的编码电路 非系统码编码器:根据式 (6.4.3) 构造的是非系统编码器。 图 6.4.5 是 ( n , k , m ) 非系统卷积码串行编码电路。 (6.4.3) , n j = 1,2,3, ( i ) ? g k m i = 1 t = 0 6.4.2 卷积码的编码 6.4 卷 积 码 2006/12/25 33 第六章 信道编码 6.4 卷 积 码 6.4.2 卷积码的编码 C l ( j ) = m l t t ( i , j ) 2006/12/25 34 第六章 信道编码 系统码编码器:根据式 (6.4.4) 构造的是系统编码器; 图 6.4.6 是 ( n , k , m ) 系统卷积码串行编码电路。 6.4 卷 积 码 6.4.2 卷积码的编码 (6.4.4) , n , k j = k + 1, k + 2, ( i ) ? g i = j = 1,2, C l ( j ) = m l ( i ) k m i = 1 t = 0 2006/12/25 35 第六章 信道编码 6.4 卷 积 码 6.4.2 卷积码的编码 C l ( j ) = m l t t ( i , j ) 2006/12/25 36 第六章 信道编码 (2) ( n - k ) m 级移位寄存器构成的并行编码电路 (Ⅰ型编码电路) 这是系统码形式的一种编码电路,又称 Ⅰ型编码电 路 ;将式 (6.4.4) 展开后可以改写为式 (6.4.5) 。 6.4.2 卷积码的编码 6.4 卷 积 码 (6.4.4) , n ( i ) ? g i = j = 1,2, , k j = k + 1, k + 2, C l ( j ) = m l ( i ) k m i = 1 t = 0 第六章 信道编码 + m l 1 ( k ) ? g 1 ( k , k + 1) + m l m ( k ) ? g m ( k , k + 1) + m l 1 (1) ? g 1 (1, k + 1) + m l 1 (2) ? g 1 (2, k + 1) + + m l m (1) ? g m (1, k + 1) + m l m (2) ? g m (2, k + 1) + + m l ( k ) ? g 0 ( k , k + 1) C l ( k + 1) = m l (1) ? g 0 (1, k + 1) + m l (2) ? g 0 (2, k + 1) + + m l ( k ) ? g 0 ( k , n ) C l ( n ) = m l (1) ? g 0 (1, n ) + m l (2) ? g 0 (2, n ) + + m l 1 ( k ) ? g 1 ( k , n ) + m l m ( k ) ? g m ( k , n ) 37 + m l 1 (1) ? g 1 (1, n ) + m l 1 (2) ? g 1 (2, n ) + + m l m (1) ? g m (1, n ) + m l m (2) ? g m (2, n ) + 2006/12/25 (6.4.5) j = k + 1, k + 2, , n ? k k k ( i ) ? 6.4.2 卷积码的编码 2006/12/25 38 第六章 信道编码 (2) ( n - k ) m 级移位寄存器构成的并行编码电路 (Ⅰ型编码 电路) 式 (6.4.5) 表明:在并入并出方式下,为了获得第 l 个子码的 ( n - k ) 个监督元,需要 ( n - k ) 个 移位寄存器组 ,每一组移位寄存器的数目为 m 级; 6.4.2 卷积码的编码 6.4 卷 积 码 (6.4.5) j = k + 1, k + 2, , n 它们根据生成序列 g ( i , j ) 所确定的关系存储了第 l 个信息组相邻的前 m 个信息组。 ? k k k l ( i ) ? 2006/12/25 39 第六章 信道编码 [ 例 6.4.5] (3,2,2) 码Ⅰ型编码电路 解:生成序列为 g (1,1)=[ g 0 (1,1) g 1 (1,1) g 2 (1,1) ]=[
文档评论(0)