15.25、 SPI存储器W25X16读写实验.pdfVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SPI存储器W25X16读写实验 本节将利用 SPI 来实现对神舟 IV 号板载的 16Mbit 的串行FLASH 存储芯片 W25X16 的 读写,并将结果通过串口显示在 PC 机上。后续升级,便将显示结果从 LCD 屏上显示出来。 意义与作用 SPI总线是Motorola公司推出的三线同步接口,主要应用在FLASH ,EEPROM 以及一些 数字通信中。神舟IV号硬件上使用到SPI接口的有:触摸屏,音频DA芯片PCM1770 ,W25X16 以及2.4G无线模块。 SPI总线接口作为一种非常基本的外设接口,但是其应用却是很广泛,非常适合我们存 储一些不常修改的数据,例如存放静态网页、示例歌曲或汉字字库等功能。通过本例程SPI 对W25X16 的读写实验,让大家简单了解SPI的通信原理。 实验原理 SPI (串行外设接口)是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上 只占用四根线,节约了芯片的管脚,同时为PCB 的布局上节省空间,提供方便,正是出于这 种简单易用的特性,现在越来越多的芯片集成了这种通信协议,STM32也有SPI接口,可以 配置为SPI协议或者I2S音频协议。串行外设接口(SPI)允许芯片与外部设备以半/全双工、同 步、串行方式通信。神舟系列开发板使用的STM32集成的SPI接口可以被配置成主模式,并 为外部从设备提供通信时钟(SCK) 。接口还能以多主配置方式工作。它可用于多种用途,包 括使用一条双向数据线的双线单工同步传输,还可使用CRC校验的可靠通信。 STM32集成的SPI接口特征如下: ● 3线全双工同步传输 ● 带或不带第三根双向数据线的双线单工同步传输 ● 8或16位传输帧格式选择 ● 主或从操作 ● 支持多主模式 ● 8个主模式波特率预分频系数(最大为fPCLK/2) ● 从模式频率 (最大为fPCLK/2) ● 主模式和从模式的快速通信 ● 主模式和从模式下均可以由软件或硬件进行NSS管理:主/从操作模式的动态改变 ● 可编程的时钟极性和相位 ● 可编程的数据顺序,MSB在前或LSB在前 ● 可触发中断的专用发送和接收标志 ● SPI总线忙状态标志 ● 支持可靠通信的硬件CRC ─ 在发送模式下,CRC值可以被作为最后一个字节发送 ─ 在全双工模式中对接收到的最后一个字节自动进行CRC校验 ● 可触发中断的主模式故障、过载以及CRC错误标志 ● 支持DMA功能的1字节发送和接收缓冲器:产生发送和接受请求 下面先介绍STM32的SPI接口: 图表 1 STM32 的SPI 的方框图 通常SPI通过4个引脚与外部器件相连: MISO :主设备输入/从设备输出引脚。该引脚在从模式下发送数据,在主模式下接 收数据。 MOSI :主设备输出/从设备输入引脚。该引脚在主模式下发送数据,在从模式下接 收数据。 SCK:串口时钟,作为主设备的输出,从设备的输入 NSS :从设备选择。这是一个可选的引脚,用来选择主/从设备。它的功能是用来作 为“片选引脚”,让主设备可以单独地与特定从设备通讯,避免数据线上的冲突。从 设备的NSS 引脚可以由主设备的一个标准I/O引脚来驱动。一旦被使能(SSOE位) ,NSS 引脚也可以作为输出引脚,并在SPI处于主模式时拉低;此时,所有的SPI设备,如 果它们的NSS 引脚连接到主设备的NSS 引脚,则会检测到低电平,如果它们被设置 为NSS硬件模式,就会自动进入从设备状态。当配置为主设备、NSS配置为输入引 脚(MSTR=1,SSOE=0)时,如果NSS被拉低,则这个SPI设备进入主模式失败状态: 即MSTR位被自动清除,此设备进入从模式。 时钟信号的相位和极性 SPI_CR寄存器的CPOL和CPHA位,能够组合成四种可能的时序关系。CPOL(时钟极性) 位控制在没有数据传输时时钟的空闲状态电平,此位对主模式和从模式下的设备都有效。如 果CPOL被清’0’,SCK引脚在空闲状态保持低电平;如果CPOL被置’1’,SCK引脚在空闲状 态保持高电平。 如果CPHA( 时钟相位)位被置’1’,SCK时钟的第二个边沿(CPOL位为0 时就是下降沿, CPOL位为’

文档评论(0)

紫竹语嫣 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档