- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
( 4 )线性度: 当模拟量变化时, A/D 转换器输出的数 字量按比例变化的程度 ( 5 )量程: 指能够转换的电压的范围: 0 ~ 5V , 0 ~ 10V 等 ( 3 )精度 :有绝对精度和相对精度 绝对精度 —— 指定应于一个给定的数字量的实际 模拟量输入与理论模拟量输入之差。 相对精度 —— 指在整个转换范围内任一数字量所 对应的模拟量实际值与理论值之差 通常也用最小有效位的分数表示。 2· 转换时间 —— 指从启动转换信号被输入开始到结束获 得稳定 的数字量输出量为止所需的时间。 3· 转换启动信号(电位启动和脉冲启动) —— 在转换过程中必须保持高 / 低电平信号直 有效, 否则将导致转换出错。 三 . ADC 的输入输出特性 1. 输出数据位数 8 位, 10 位, 12 位, 16 位等 4· 片上带有三态门输出琐存器 —— 可直接与 CPU 的 DB 相连 片上未带三态门输出琐存器 —— 与 CPU 相连需外加琐存器 5· 转出数字量有二进制和 BCD 码 ADC 的数字量输出线位数越多,说明其分辨率越高。 6· 模拟信号输入及通道 —— 模拟信号输入来自于外部信号输入对象,有单、多通道 之分。 四、 A/D 转换器与微处理器的接口 1 、 接口应具备的功能; ① A/D 转换器的转换是由外部控制,需发送转换启动信号 启动 A/D 进行 A/D 转换。 ② 读取“转换结束”状态信号,用以查询转换是否结束若 该状态信号有效,可用于产生中断请求或 DMA 请求。 ③ 对多个模拟量输入通道进行通道寻址 方法: CPU 通过 DB 送出对应模拟通道的编号,而不是 通过地址总线送出。 ④ 发送采样 / 保持信号 S/H ,以控制采样 / 保持器进行 采样与保持操作(需要时) 。 。 2. A/D 转换器与 CPU 接口方式 ( 1 )与 CPU 直接相连:当 ADC 芯片内部带有数据输出锁存器 和三态门时(如 AD574 、 ADC0809 等),它们的数据输出 可直接与 CPU 或数据总线相连。 ( 2 )用三态门与 CPU 相连:对于内部不带数据输出锁存器的 ADC 芯片(如 ADC1210 、 AD570 等),需外接三态锁存器 后才能与 CPU 或系统总线相连。 ( 3 )通过 I/O 接口芯片与 CPU 相连:无论 ADC 内部有无数据锁 存器,都可使用与 CPU 配套的并行 I/O 芯片与 ADC 相连,这样 可简化接口电路, 而且可使 A/D 的时序关系及电平与 CPU 保 持一致,工作更可靠。。 2. A/D 转换器接口电路的设计实例 注意点 : ①各 ADC 的转换启动、转换结束命令各不相同, 需具体使用 时注意。 ②进行 12 位 A/D 转换时,需分两次将 12 位数据送 CPU 的 DB7 ~ 0 。 ﹡ 如先读高 4 位,后读低 8 位,则称为 “左对齐” , 读取高 4 位时是屏蔽字节中的高 4 位。 后读 先读 A D C 低 8 位 高 4 位 屏蔽 ﹡ 如先读低 8 位,后读高 4 位,则称为“ 右对齐” 8 路 模拟 开关 地址 锁存 译码 电子开关 逐次逼近寄存器 控制与时序 解码网络 START CLK 三 态 门 V CC GND VR
原创力文档


文档评论(0)