基于dds技术的智能信号发生器的设计.pdfVIP

基于dds技术的智能信号发生器的设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于 DDS 技术的智能信号发生器的设计 2009-02-18 10:34:27 作者:董军刚 蔡振江 王福顺 邵利敏 高立艾 来源:微计算机信息 关键字:DDS AD9850 信号发生器 功率放大 0 引言 变压器绕组变形测试仪是保证电力系统安全运行的重要仪器之一,它需要程控的高精 度的正弦信号才能正常工作。智能信号源为其提供了频率按步长值可自动更新输出的扫频信 号,其性能的特点直接影响着变压器绕组变形测试仪的研发工作。传统的方法往往采取压控 振荡器或分离模块组成的“直接数字频率合成器” (DDS),但这些方法大都存在频率精度较 低、误差大、使用不大方便等缺点[2]。为此,本文研制了一种基于 DDS 技术的智能信号 源,具有频率精度高,频率范围较宽,操作快捷方便等优点。 1 系统原理及结构 系统结构框图如图 1 所示。原理:根据键盘输入的频率控制字,单片机 AT89C51 控 制 DDS 芯片 AD9850 产生初始频率为 1KHZ 的正弦信号,然后根据键入的步长设定值, 连续地进行频率自动增加并更新输出 1MHZ 以内的正弦信号,同时在液晶显示模块中显示 出相应的频率值来;滤波器采用 5 阶巴特沃斯低通滤波器;功率放大选用宽带高性能运放 AD811 。 2 DDS 原理及芯片 AD9850 介绍 DDS 即直接数字频率合成技术,是一种运用数字技术来实现产生信号的方法。由于采 用了全数字大规模集成技术,具有体积小、价格低、频率分辨率高、频率转换快、合成范围 宽、信号纯度高等优点。 图 2 为 DDS 原理框图,它主要由相位累加器、波形存储器、D/A 转换器和低通滤波 器组成。在时钟脉冲的控制下,相位累加器对输入的频率控制字不断进行累加得到相应的相 位码,同时,相位码序列作为地址信号去寻址波形存储器进行相位码-幅度码的转换, 并 输出不同的幅度编码。这一系列不同的幅度编码经过 D/A 转换器转换得到相应的阶梯电压 波,最后经过低通滤波器平滑,即可得到相应的正弦波形。输出波形的频率由下式计算: FOUT=(K* FCLK)/2N。频率分辨率定义为:F=FCLK/2N。其中,FCLK 为输入参考频率, K 为输入的频率控制字,N 为相位累加器的位数。 本文采用的 DDS芯片AD9850 可用的最高时钟频率达 125MHZ, 相位累加器的位数为 32, 由上式可计算出在 125MHZ 时钟频率输入下,频率分辨率为 0.0291HZ[4]。 3 系统硬件设计 3.1 正弦信号输出电路 正弦信号输出电路由键盘、液晶显示、AT89C51 和 AD9850 等组成。系统以 AT89C51 为核心,控制 AD9850 输出正弦信号,同时实时处理键盘输入的操作,并控制 液晶显示模块输出。 其中,AT89C51 与 AD9850 的接口电路如图 3 所示。他们的接口既可采用并行方式 也可采用串行方式, 但为了充分发挥芯片的高速性能, 应在单片机资源允许的情况下尽可能 选择并行方式。AT89C51 通过 I/O 口的P1 口与AD9850 的 DO-D7 口相连,分五次来 发送频率相位控制。每发送完一次控制字,须通过 P3.1 向AD9850 的 W_CLK 端发送命 令字来完成数据的加载,五次控制数据发送完成之后,再由 P3.0 控制 FQ_UD 进行频率/ 相位更新之后输出信号波形。在系统上电之后,要先进行 AD9850 复位和并行方式选择的 初始化,这两点是芯片 AD9850 使用的关键技术。另外,输出信号根据设定的步进值进行 频率自动更新输出是本设计的难点之一。 3.2 滤波器电路 由于AD9850 的输出是采样信号,因此它的输出频谱遵循奈奎斯特采样定理,谱内既 含有基波信号也含有高频谐波信号。另外,DDS 采用全数字技术,因而不可避免会存在杂 散干扰,直接影响输出信号的质量。为了滤出 AD9850 每次转换出现的所有杂波,我们在 后级加上了 30MHz 的 5 阶巴特沃斯低通滤波器,使信号波形纯洁,失真度大大减少[5], 其电路图如图 4。 3.3 功率放大电路 AD9850 输出信号的电流约为 10mA,输出阻抗 50Ω,电压≦0.5V,驱动能力较弱,达 不到变压器绕组变形测试仪扫频信号的要求,为此必须经过功率放大电路驱动后才能向绕组 输出扫频信号。对于功率放大电路部分,我们选择集成宽带高性能运算放大器 AD811 。 AD811 为电流反馈性宽带运放,其单位增益带宽很宽,±15V 供

文档评论(0)

152****7770 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档