4-16位微处理器解读.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 16位微处理器 4.1 16位微处理器概述 4.2 8086/8088 CPU的结构 4.3 8086/8088 CPU的引脚信号和工作模式 4.4 8086/8088的主要操作功能 习题 4.1 16位微处理器概述 微处理器(microprocessor)是微型计算机的运算及控制部件,有时也称中央处理单元(CPU)。它本身不构成独立的工作系统,因而它也不能独立地执行程序。 20世纪70年代后期,超大规模集成电路(VLSI)投入使用,出现了第三代微处理器。Intel公司的8086/8088,Motorola公司的M68000和Zilog公司的Z8000等16位微处理器相继问世,其运算速度比8位微处理器快2~5倍,采用HMOS高密度工艺,集成度达29 000个晶体管/片。 4.2 8086/8088 CPU的结构 8086 CPU从功能上可分为两部分: 总线接口部件BIU(bus interface unit) 执行部件EU(execution unit)。 8086的内部结构如图4.1所示。 执行部件 执行部件由下列部分组成: (1) 4个通用寄存器: (2) 4个专用寄存器: (3) 标志寄存器(FR); (4) 算术逻辑部件(ALU)。 4个通用寄存器既可以作为16位寄存器使用,也可以作为8位寄存器使用。 例如 :当AX寄存器作为8位寄存器时,分为AH和AL,AH为高8位,AL为低8位。 状态标志——它是操作在执行后,决定算术逻辑部件ALU处在何种状态,这种状态会影响后面的操作。 状态标志有6个,即SF,ZF,PF,CF,AF和OF。 总线接口部件BIU 组成: (1) 4个段地址寄存器: (2) 16位指令指针寄存器IP。 (3) 20位的地址加法器。 (4) 6字节的指令队列。 8086的指令队列为6个字节: CPU在执行指令的同时,从内存中取下一条指令或下几条指令,取来的指令就放在指令队列中。 一般情况下,CPU执行完一条指令就可以立即执行下一条指令,让CPU轮番进行取指令和执行指令的操作,从而提高了CPU的效率。 EU和BIU的连接 EU和BIU的操作原则 8086CPU与一般CPU区别 一般CPU工作方式 8086CPU工作方式 4.2.3 存储器结构 在8086/8088存储空间中,要求各个逻辑段段首地址低4位应该是“0”; 因此就把段首地址的高16位称为“段基址”,存放在段寄存器DS或CS或SS或ES中; 段内的偏移地址存放在IP或SP或其他寄存器中。 采用分段结构的存储器中,任何一个逻辑地址由段基址和偏移地址两个部分构成,它们都是无符号的16位二进制数。 我们可以把每一个存储单元看成是具有两种类型的地址:物理地址和逻辑地址。 物理地址就是实际地址,它具有20位的地址值,并是惟一标识1MB存储空间的某一个字节的地址。 逻辑地址由段基址和偏移地址组成。程序以逻辑地址编址,而不是用物理地址。 4个段寄存器分别指向4个现行可寻址的分段的起始字节单元。 一般指令程序存放在代码段中,段地址来源于代码段寄存器CS,偏移地址来源于指令指针IP。 CS:IP 4.2.4 8086总线的工作周期 为了取得指令和传送数据的协调工作,就需要CPU的总线接口部件执行一个总线周期。 作业 P102 4.2, 4.4 思考题 2,7 4.3 8086/8088 CPU的引脚信号和工作模式 4.3.1 8086/8088的引脚信号和功能 注意:一般常将AD0信号作为低8位数据的选通信号,因为,每当CPU和偶地址单元或偶地址端口交换数据时,在T1状态,AD0引脚传送的地址信号必定为低电平;在其他状态,则用来传送数据。而CPU的传输特性决定了只要是偶地址单元或偶地址端口交换数据,CPU必定通过总线低8位,即AD7~AD0传输数据。可见,如果在总线周期的T1状态,AD0为低电平,实际上就指示CPU将用总线低8位和偶地址单元或偶地址端口交换数据。因此,AD0和下面讲到的BHE类似,可以用来作为接于数据总线低8位上的8位外设接口芯片的选通信号。 A19/S6~A16/S3(address/status) 地址/状态复用引脚(输出) A19/S6~A16/S3在总线周期的T1状态,用来输出地址的最高4位。在总线周期的T2,T3,TW和T4状态时,用来输出状态信息。 S6=0,用来指示8086/8088当前与总线相连; S5表明中断允许标志的当前设置; S4,S3合起来指出当前正在使用哪段寄存器 INTR (interrupt request) 可屏蔽中断请求信号引脚(输入) 信号为高电平有效,CPU在

文档评论(0)

_______ + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档