多相滤波技术在数字相干检波中的应用及FPGA实现.docVIP

多相滤波技术在数字相干检波中的应用及FPGA实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
???? 多相滤波技术在数字相干检波中的应用及FPGA实现 介绍一种利用带通采样定理及多相滤波的方式实现数字相干检波的方法,由于采用数字信号处理的方式获取I、Q基带信号,因此具有镜频抑制能力强、线性动态范围大、系统设备简单、一致性好等优点。文章主要从理论及工程实现两个方面展开论述。1基本原理设某一数字滤波器的脉冲响应为h(n),则其Z变换H(z)定义为对式(1)展开变换后,可得令则式(2)即为数字滤波器H(z)多相滤波结构,显然H(z)由D个EK(z),K=0,1,2,…,D-1分支滤波器构成 介绍一种利用带通采样定理及多相滤波的方式实现数字相干检波的方法,由于采用数字信号处理的方式获取I、Q基带信号,因此具有镜频抑制能力强、线性动态范围大、系统设备简单、一致性好等优点。文章主要从理论及工程实现两个方面展开论述。 1 基本原理 ??? 设某一数字滤波器的脉冲响应为h(n),则其Z变换H(z)定义为 ?? ??? 对式(1)展开变换后,可得 ??? 令则 ??? 式(2)即为数字滤波器H(z)多相滤波结构,显然H(z)由D个EK(z),K=0,1,2,…,D-1分支滤波器构成,并且每个滤波器的阶数为H(z)阶数的1/D,这种多相滤波的结构不仅能够提高系统实时处理能力,而且可以降低传统滤波器滤波运算后的累计误差。下面对多相滤波技术在数字相干检波中的应用进行理论分析。 ??? 通常,对于载频为fo的带限(带宽B)中频信号,若以采样率为fs=4fo/(2m+1),m=O,1,2,…,且fs≥2B对其采样,通过符号修正及多相滤波的方式可准确获得正交的两路基带信号,如图1所示。 400 border=0 ??? 设信号x(t)=a(t)cos[2πfot+φ(t)],若以采样率为fs=4fo/(2m+1),m=0,1,2,…,且fs≥2B对x(t)采样后得到的采样序列为 ??? 式中,分别为信号的同向分量和正交分量,对x(n)进行奇偶分路和符号变换,可以得到 ??? 显然,和分别为同向分量和正交分量的2倍抽取序列,容易证明和的数字谱为 ??? 式(7)和式(8)描述了正交解调后同向I及正交Q支路的频谱,但二者的数字谱相差一个延迟因子,这相当于在时域上相差O.5个采样点,需要两个延迟滤波器校正,这两个滤波器需要满足,两路延迟滤波器需要具有相似的幅度或相位特性,保证、支路严格匹配。 ??? 理论分析知,可以采用多相滤波的方式从一原型低通滤波器中取出数字谱相差的两个支路分别对I、Q两路延迟滤波,由于两个滤波器是从同一个原型滤波器中抽取出来的两个分支,因此具有相似的幅度及相位特性。 ? 设原型滤波器的冲击响应为h(n),由(1)式知,其多相结构第K条支路的冲击响应为 ??? 则EK(z)频率响应为 ??? 令D=4,则式中除i=0项不为零外,其余均为零,所以求得 ??? 提取K=3及K=1作为式(7)及式(8)I、Q两路延迟滤波,得 由此可见,经过滤波,两个正交得基带信号在时间上完全对齐,满足数字正交相干检波的要求。 2 仿真分析 ??? 下面采用多相滤波的方法对带宽B=5 MHz,载频fo=60 MHz,信号频率fd的带限信号直接中频采样提取正交的基带分量,采样频率fs=80 MHz,依照多相滤波原理,设计阶数为N,截止频率为B的FIR原型低通滤波器,并从中抽取出数字谱相差两个支路分别对I、Q两路延迟滤波,测试不同频率点的镜频抑制比,仿真测试结果如表1所示。 ??? 从数据中可以看出,原型滤波器阶数n越大,镜频抑制比IR越高,fd越大,镜频抑制比IR有下降趋势。图2和图3分别表示N=32,fd=2.3 MHz的及N=64,fd=3 MHz的带限信号相参处理后的功率谱分析。 ??? 对于N=32,fd=2.3 MHz的带限信号镜频抑制比IR高达106.14 dB,可见结合带通采样定理及多相滤波方式实现对带限信号直接中频采样获取基带信号能够达到很高的镜频抑制比,这是传统的模拟相干检波难以实现的。 ??? 如上文所述,对宽B=5 MHz,载频fo=60 MHz的线性调频信号直接中频采样,利用多项滤波的方式实现数字下变频仿真输出波形,如图4所示。 ??? 图4低通滤波输出的是B=5 MHz,时宽T=10μs的基带线性调频信号,从零点的输出看,I、Q两路完全正交。仿真分析表明,利用多项滤波的方式可实现对基带视频信号的提取,完成数字检波的功能。 3 FPGA实现 ??? 在一款脉冲压缩体制的雷达中频数字化接收机工程项目中,系统需要实现对带宽B=5 MHz,时宽T=10μs,载频fS=60 MHz的线性调频信号进行直接中频采样,依据带通采样原理,采样频率选为fS=80 MHz。硬件设计原理框,如图5所示。硬件设计中,采用AD9853对微波信号

文档评论(0)

559997799 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档