第7章习题详细解答.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 7 章习题解答 7-1 判断题(对的打√,不对的打×) 1. 数字电路分为门电路和时序逻辑电路两大类。 (× ) 2. 边沿触发器和基本 RS触发器相比,解决了空翻的问题。 (× ) 3. 边沿触发器的状态变化发生在 CP 上升沿或下降沿到来时刻,其他时间触发器状态均 不变。 (√ ) 4. 基本 RS 触发器的输入端就是直接置 0 端和直接置 1 端。 ( √) 3 5. 3 位二进制计数器可以构成模为 2 1 的计数器。 (× ) 6. 十进制计数器最高位输出的周期是输入 CP脉冲周期的 10 倍。 (√ ) 7. 构成一个 7 进制计数器需要 7 个触发器。 (× ) 8.当时序电路存在无效循环时该电路不能自启动。 ( √) n 9. 寄存器要存放 n 位二进制数码时,需要 2 个触发器。 (× ) 10.同步计数器的计数速度比异步计数器快。 ( √) 11. 在计数器电路中,同步置零与异步置零的区别在于置零信号有效时,同步置零还需 要等到时钟信号到达时才能将触发器置零,而异步置零不受时钟的控制。 (√ ) 12. 计数器的异步清零端或异步置数端在计数器正常计数时应置为无效状态。 (√ ) 13. 自启动功能是任何一个时序电路都具有的。 (× ) 14. 无论是用置零法还是用置数法来构成任意 N 进制计数器时,只要置零或置数控制端 是异步的,则在状态循环过程中一定包含一个过渡状态;只要是同步的,则不需要过渡 状态。 (√ ) 15. 用置零法或置位法可以设计任意进制的计数器。 (×) 7-2 由或非门组成的基本 RS触发器如图 7-38 所示,已知 R、S 的电压波形,试画出与之 对应的 Q 和 Q 的波形。 图 7-38 题 7-2 图 解: 由或非门组成的基本 RS 触发器的特性表,可得该题的输出端波形如下图所示: 1 或非门 RS 触发器特性表 题 7-2 波形图 7-3 由与非门组成的基本 RS触发器如图 7-39 所示,已知 R、S 的电压波形,试画出与之 对应的 Q 和 Q 的波形。 图 7-39 题 7-3 图 解: 由与非门组成的基本 RS 触发器的特性表,可得该题的输出端波形如下图所示: 与非门 RS 触发器特性表 题 7-3 波形图 7-4 已知如图 7-40 所示的各触发器的初始状态均为 0,试对应画出在时钟信号 CP 的连续 作用下各触发器输出端 Q 的波形。 解: Q n 1 Q n Q n 1 Q n Q n 1 Q n Q n 1 0 1 1 2 2 3 3 4 n 1 n n 1 n 1 n n 1 n n 1 Q Q Q 1

文档评论(0)

lh2468lh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档