10bit 200KS_s低功耗SAR ADC设计学习资料.pdf

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要 摘要 在环境监控和生物医疗设备等低功耗应用中,模数转换器是必不可少的。在这些系统中,其输 入信号变化慢且幅度小,一般由中等精度、采样率在 1-1000KS/s 之间的模数转换器进行处理。在各 种类型的模数转换器中,逐次逼近型模数转换器凭借其结构简单和能效高等优势而在这些低功耗设 备中得到广泛应用。 本文设计了一款10bit 200KS/s 低电压低功耗SAR ADC。论文首先阐述了低功耗SAR ADC 国内 外的研究现状,并总结了在SAR ADC 常用到的低功耗设计技术。在此基础上,本文提出了一种适 用于SAR ADC 的低功耗开关算法。与传统的开关算法相比,本文的开关算法采用分裂电容结构, 结合单端切换技术,节省了99.76%的开关能耗和75%的版图面积。另外,对采样开关进行了优化设 计以降低时钟馈通和电荷注入等非理想因素的影响,保证采样信号的线性度。综合考虑噪声、失调 和功耗等因素,采用了基于预放大的比较器电路结构。在数字控制逻辑方面,本文采用了同步时钟, 简化了时序设计,以保证电路设计的可靠性。 2 本文基于TSMC 40nm CMOS 工艺进行了电路和版图设计,核心版图面积为 0.021mm 。后仿真 结果表明,在0.6V 电源电压、200KS/s 采样频率下,有效位数 (ENOB )为9.93bit,无杂散动态范 围(SFDR)为67.8dB,信噪失真比(SNDR)达到了61.5dB,功耗为0.82μW ,品质因数(FoM ) 为4.20fJ/conversion-step ,满足了本文的设计指标要求。 关键词:逐次逼近型模数转换器,开关算法,比较器,同步时序 I Abstract Abstract In low power applications such as environment monitoring and biomedical devices, analog-to-digital converter (ADC) is essential. In these systems, the input signals change slowly and the amplitudes are small and they are usually processed by ADCs with moderate resolution and sampling rate of 1-1000 KS/s. Among different ADC structures, due to its simple structure and excellent power efficiency, successive approximation register (SAR) analog-to-digital converters (ADCs) have been widely used in these low power applications. A low-voltage low-power 10-bit 200KS/s SAR ADC is proposed in this thesis. Firstly, this thesis describes the development status of low-power SAR ADC at home and abroad, and some low power design techniques commonly used in SAR ADC are summarized. On this basis, a low power switching

文档评论(0)

136****6583 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:7043055023000005

1亿VIP精品文档

相关文档