电子技术础和技能.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
子技加基研与技能 第9 时序逻辑电路 时 序逻样电路简称为时序电路,它由逻料门电路和触发器组成。常用 的电路类型有寄存群和计数界,广泛应用于自动控制、自动检测和 计时电路等方面。图所示是一种用集成计数器和树关器件制作的篮球比赛计时器 10: 00 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1舊器 字习目标 ★了解寄存器的功能、基本构成和常见类型 了解数码寄存器的电路构成,理解箕工作原理 ★了解移位寄存器的工作原理和典型集成移位寄存器的引脚及应用。 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1舊器 9.1.1数码寄存器 电路组成 电路如图所示。 并行输出 S R s R S 清零脉 按收昧 行看 基本RS触发器构成的数码寄存器 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1舊器 9.1.1数码寄存器 工作过程 寄存器工作分两步进行: 1.寄存前先清零 在接收数据前先在复位端加一个负脉冲,把所有触发器置0,清零脉冲恢 复高电平后,为接收数据做好准备 2.接收脉冲控制数据寄存 接收脉冲CP到来,将G,~G打开,m。 接收输入数码DDDb。例如, Db=1101,则与非门〔∝输出为1101,各触发器破置成 1101,即=1101,完成接收和寄存工作。电路如图所示。 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1舊器 9.1.2移位寄存器 单向移位寄存器 1.电路组成 并行输出 2o 21 Ox Q F 串行输入 串行输出 Q。 2 CI IK IK IK CP 位控制脉冲 JK触发器构成的4位右移寄存器 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1舊器 9.1.2移位寄存器 、单向移位寄存器 2.工作过程 下面以存入数码1011为例,分析 4位右移寄存器的工作过程,要寄存数 码DDB=1011,一般先对寄存器 清0,然后将被存放数码从高位到低位 按移位脉冲节拍依次送到D端,当第 个cP上升沿到来时D0=1,则x=0001;当第二个cP上升沿到 来时,D0=0,Qx=0010,经过四个移位脉冲后寄存器状态为O =1011。如图所示。 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1舊器 9.1.2移位寄存器 集成双向移位寄存器 1.74LS94的引脚排列和逻辑符号 74LS|94的实物图引脚排列和逻辑符号如图所示。 ■ 16口c Da□2 口3 14□g 4 13BeMo Ca Q, Da Q) SN了4L31B4A D3□6 ? 10□M 口8 实物图 引脚排列 思辑符号 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.1喜 保持功彰位器M=0时,无论有无CP作用时,寄存器中内容 不变 集成双向移位寄存器 2.74LS94的逻辑功能 真值表如表所示。 74LS94芯片的真值表 控制输入 输出功能 M Q3. 0c ×00 清 状态不变(保持) 右移,串入并出 左移,串入并出 同步置数,并入并出 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.2计数鵠 字习目标 ★了解计数器的功能及计数器的类型 ★理解二进制计数器,十进制计数器的电路组成和工作原理; ★掌握十进制典型集成计数器的外特性及使用 高等教出版社 子技加基研与技能 第9章时序逻辑电路 9.2计数鵠 9.2.1二进制计数器 在计数脉冲作用下,各触发器状态的转换按二进制数的编码规律进 行计数的数字电路称为二进制计数器。 构成计数器电路的核心器件是具有计数功能的JK触发器,可将JK 触发器接成计数状态(q=n),如图所示,这样在CP脉冲作用下, 触发器的状态按0→1→0的规律翻转 可见,一个触发器即可连成一个最简 g 单的1位二进制计数器。其逻辑电路 如图所示。 IK 逻辑电路 高等教出版社

文档评论(0)

130****9768 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档