具有超结效应的Trench型SOILDMOS器件研究.pdf

具有超结效应的Trench型SOILDMOS器件研究.pdf

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
中文摘要 摘 要 击穿电压和比导通电阻是 SOI (Silicon On Insulator ,绝缘体上硅) LDMOS (Lateral Double-Diffused Metal Oxide Semiconductor Field Effect Transistor ,横向双 扩散金属氧化物半导体场效应晶体管) 器件最重要的性能参数。但它们之间的约束 关系限制了SOI LDMOS 的性能提升,通过简单调整器件尺寸或改变掺杂浓度来提 升某种性能必定会导致另一种性能的折衷。通过应用沟槽技术、超结技术等优化 技术对器件结构重新设计,可以突破SOI LDMOS 主要电学性能参数之间的约束关 系,从而提高器件综合性能。 为了降低 SOI LDMOS 器件的比导通电阻并提高击穿电压,本文在对 Trench 型SOI LDMOS (T LDMOS) 器件的研究基础上,应用超结技术中P 型柱和N 型柱 通过相互耗尽来提高器件性能的原理,提出了一种具有P/N 阱结构的T LDMOS 器 件 (P/N DTG-T LDMOS) 和一种具有L 型P/N 阱结构的 T LDMOS 器件 (LP/N DTG-T LDMOS) 。二维半导体器件仿真软件TCAD MEDICI 仿真结果表明,新器 件相比于传统的 T LDMOS 器件具有更低的比导通电阻和更高的击穿电压。除了 研究新器件击穿特性和导通特性外,本文也对新器件的栅电荷、开关特性和温度 特性进行了研究。 P/N DTG-T LDMOS 器件通过在源区下方的漂移区内引入一个P 型阱和一个N 型阱,提高了器件 SOI 层的耐压和漂移区掺杂浓度。在关态下,P 型阱分别与N 型阱和漂移区形成的反偏PN 结在漂移区内部形成高电场,降低表面峰值电场的同 时增强了器件的耐压能力。P 阱对N 型漂移区的耗尽作用提高了漂移区的掺杂浓 度,降低了漂移区电阻。同时高掺杂的N 型阱为导电电子提供了一个低阻的导电 区,使得器件的比导通电阻大大降低。经过对主要结构参数的优化,P/N DTG-T 2 LDMOS 器件在192 V 的击穿电压下,比导通电阻降低至5.88 mΩ·cm 。击穿电压 和比导通电阻分别比传统双槽栅槽型SOI LDMOS 器件提高了13%和降低了42% 。 LP/N DTG-T LDMOS 器件通过将P/N 阱沿氧化槽底部向漏区延伸,增强了P/N 阱对器件SOI 层电场分布的调节作用和对漂移区掺杂浓度的优化作用,克服了P/N DTG-T LDMOS 器件氧化槽底部和右侧附近漂移区耐压低的不足。关态时,L 型P 阱分别与漂移区和L 型N 阱形成反向PN 结,增加了整个器件内部的耐压,尤其 是氧化槽附近区域。这分担了器件源区和漏区PN 结承受的高电压,降低了它们的 峰值电场强度,从而提高器件的耐压能力。开态时,L 型P 阱增强了对漂移区的辅 助耗尽作用,进一步提高了漂移区掺杂浓度,使LP/N DTG-T LDMOS 器件的比导 I 重庆大学硕士学位论文 通电阻进一步降低。最终,LP/N DTG-T LDMOS 器件的击穿电压达到了247 V , 2 比P/N DTG-T LDMOS 器件提高了29% 。同时比导通电阻降低到了3.61 mΩ·cm , 比P/N DTG-T LDMOS 器件降低了39% 。 关键词:SOI LDMOS ,超结,沟槽,击穿电压,比导通电阻 II

文档评论(0)

136****6583 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:7043055023000005

1亿VIP精品文档

相关文档