- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA/SOPC 课程设计报告
姓名:学号:同组人: 指导教师:张恺120260230
姓名:
学号:
同组人: 指导教师:
张恺
120260230
刘龙
王晨旭
题目
单精度浮点乘法器
成 绩:
目录
TOC \o 1-5 \h \z \o Current Document 目录 II
\o Current Document 第1章 课程设计的要求 1
\o Current Document 课程设计的目的 1
\o Current Document 课程设计的条件 1
\o Current Document 课程设计的要求 1
\o Current Document 第2章 课程设计的内容 2
\o Current Document 设计思路 2
\o Current Document 符合 IEEE-754 标准的单精度浮点乘法器规格 2
\o Current Document 操作数类型 2
\o Current Document 运算规则 3
\o Current Document 逻辑门级框图 3
\o Current Document 软件流程图 4
\o Current Document HDL 代码阐述 6
\o Current Document Modelsim 验证 10
\o Current Document 验证代码 10
\o Current Document 验证波形 12
\o Current Document 硬件调试 12
\o Current Document 2.5.1 基本说明 12
\o Current Document 具体操作 13
\o Current Document 2.6虚拟机下的DC综合 17
\o Current Document 2.7虚拟机下的SDF反标仿真 19
\o Current Document 第3章 课程设计的心得 20
第1章 课程设计的要求
课程设计的目的
通过课堂所讲授的内容以及私下查阅资料,自主完成课程设计的题目,提高编 程能力,培养用计算机解决实际问题的能力,积累调试程序的经验,更好的消化 老师课堂所讲授的内容,对 Verilog 这种语言也有了更深的了解; 掌握较大工程的基本开发技能;
培养综合运用 Modelsim ,ISE ,Debussy 工具进行硬件开发的能力; 培养数字系统设计的基本能力; 通过课设积累起的编程以及硬件的能力对于今后的考研抑或是找工作都有非常实 际性的效果;
课程设计的条件
设计条件 1: gVim 编辑器以及 Mentor 公司开发的 FPGA 仿真软件 Modelsim ; 设计条件 2: Xilinx 公司开发的硬件设计工具 ISE 以及 Xilinx 公司的开发板; 设计条件 3 :虚拟机环境下的 Linux 系统具有的 Design Compiler 工具; 设计条件 4 :虚拟机环境下的 Linux 系统具有的 SDF 工具以及 Debussy 工具;
课程设计的要求
设计要求 1 :能够在 Modelsim 工具下正确的完成程序的编译以及成功的实现波 形的仿真;
设计要求 2:能够在 ISE 工具下正确的完成程序的综合以及合理的绑定管脚并成 功的将程序下载到开发板里,在开发板中实现程序的功能;
设计要求 3 :能够在虚拟机的 Linux 系统下采用 Design Compiler 完成逻辑综 合,并且评估其时序面积; 设计要求 4 :能够在虚拟机的 Linux 系统下完成 SDF 反标仿真;
第2章课程设计的内容
2.1设计思路
对于单精度浮点乘法器这一课程题目重点在于正确理解 IEEE-754标准,设计出符合IEEE-
754 标准的单精度浮点乘法器。
2.1.1符合IEEE-754标准的单精度浮点乘法器规格
单精度浮点数 32位由高位至低位可划分为 1位符号位(s),8位阶码(e),23位尾数(f)。
0e255时为规格化数;e=0且f=0为正负0; e=0且f不等于0,为非规格化数;e=255且f=0, 为正负无穷;e=255且f不等于0,为NaN (不是一个数)。
图2-1单精度浮点数的规格
2.1.2操作数类型
符号/1位
阶码/8位
尾数/23位
NaN
0/1非0
无穷
0/123 0
0
0/1任意
正常
0/1
(0,255)
任意
表2-1
说明:
1、 NaN和任何数相乘都为 NaN ;
2、 无穷和0相乘为NaN,和其他数相乘都为无穷;
3、 0和替
文档评论(0)