计算机组成原理本科生期末试卷完整答案.docVIP

计算机组成原理本科生期末试卷完整答案.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本科生期末试卷(一) 一、选择题(每小题 1 分,共 15 分) 从器件角度看, 计算机经历了五代变化。 但从系统结构看, 至今绝大多数计算机仍属于(冯·诺依曼 )计算机。 2  某机字长  32 位,其中  1 位表示符号位。若用定点整数表示,则最小负整数为(  )。 A -(2  31 -1)  B -(2  30-1)  C -(2  31+1)  D -(2  30+1) 以下有关运算器的描述,( 算术运算与逻辑运算 )是正确的。 EEPROM是指( 电擦除可编程只读存储器 )。 常用的虚拟存储系统由( 主存 - 辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。 6 RISC 访内指令中,操作数的物理位置一般安排在( 两个通用寄存器 )。 当前的 CPU由( 控制器、运算器、 cache )组成。 8 个  流水 CPU是由一系列叫做“段”的处理部件组成。 和具备 m个并行部件的 CPU相比,一 m段流水 CPU的吞吐能力是( 具备同等水平 )。 在集中式总线仲裁中,( 独立请求 )方式响应时间最快。 CPU中跟踪指令后继地址的寄存器是(程序计数器 )。 从信息流的传输速度来看,( 单总线 )系统工作效率最低。 单级中断系统中, CPU一旦响应中断,立即关闭( 中断屏蔽 )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 安腾处理机的典型指令格式为( 41 位)位。 下面操作中应该由特权指令完成的是(从用户模式切换到管理员模式 )。 15 下列各项中,不属于安腾体系结构基本特征的是( 超线程 )。 二、填空题(每小题 2 分,共 20 分) 1 字符信息是符号数据,属于处理( 七单位的( ASCII )码。  非数值 )领域的问题,国际上采用的字符系统是 2 按 IEEE754 标准,一个 32 位浮点数由符号位 位)三个域组成。其中阶码 E 的值等于指数的真值(  S( 1 位)、阶码 E( 8 位)、尾数 M( 23 e)加上一个固定的偏移值( 127)。 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(行技术,后者采用( 时间 )并行技术。  空间 )并 虚拟存储器分为页式、( 段)式、( 段页)式三种。 6 CPU从内存取出一条指令并执行该指令的时间称为 (指令周期 ),它常用若干个 ( CPU 周期 )来表示。 安腾 CPU中的主要寄存器除了 128 个通用寄存器、 128 个浮点寄存器、 128 个应用寄 存器、 1 个指令指针寄存器(即程序计数器)外,还有 64 个( 推断寄存器 )和 8 个( 分支 寄存器 )。 衡量总线性能的重要指标是( 总线宽度 ),它定义为总线本身所能达到的最高传输速率,单位是( MB/s)。 DMA控制器按其结构,分为( 选择型 )DMA控制器和( 多路型 )DMA控制器。前者适用于高速设备,后者适用于慢速设备。 10 64 位处理机的两种典型体系结构是 (英特尔 64 位体系结构 )和(安腾体系结构 )。 前者保持了与 IA-32 的完全兼容,后者则是一种全新的体系结构。 三、简答题(每小题 8 分,共 16 分) CPU中有哪几类主要寄存器,用一句话回答其功能。 1. 数据寄存器 : 其主要功能是作为 CPU和主存、外设之间信息传输的中转站,用以弥补 CPU 和主存、外设之间操作速度上的差异。 指令寄存器 : 用来保存当前正在执行的一条指令。 程序计数器 : 用来指出下一条指令在主存储器中的地址。 地址寄存器 : 用来保存 CPU当前所访问的主存单元的地址。 累加寄存器 : 当运算器的算术逻辑单元 ALU执行算术或逻辑运算时, 为 ALU提供一个工作区,可以为 ALU暂时保存一个操作数或运算结果。 程序状态字寄存器 : 用来表征当前运算的状态及程序的工作方式。 2 指令和数据都用二进制代码存放在内存中,从时空观角度回答 代码是指令还是数据。 计算机可以从时间和空间两方面来区分指令和数据,  CPU如何区分读出的 在时间上, 取指 周期从内存中取出的是指令,而执行周期从内存取出或往内存中写入的是数据,在空间上, 从内存中取出指令送控制器, 而执行周期从内存从取的数据送运算器、 往内存写入的数据也是来自于运算器 四、计算题(  10 分) 设 x=-15 ,y=+13,数据用补码表示, 用带求补器的阵列乘法器求出乘积十进制数乘法进行验证。  x×y,并用 出后  解:设最高位为符号位,输入数据为: |x|=1111 , |y|=1101  [x] 补 =10001,[y]  补 =10011, 算前求补器输 1111 × 

文档评论(0)

明天会更好 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档