- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
思考题与习题
4-1 触发器的主要性能是什么?它有哪几种结构形式?其触发方式有什么不同?
触发器是一种存储电路,具有记忆功能。在数字电路系统中起着重要作用。依据
不同的标准,触发器可以划分为多种不同类型。从结构上来分,触发器分为基本触发
器,时钟触发器,主从触发器以及边沿触发器。基本触发器为异步(或直接)触发,
时钟触发器为 CP电平触发,主从和边沿触发器为边沿触发。
4-2 试分别写出 RS触发器、 JK 触发器、 D触发器、 T 触发器和 T′触发器的状态转换
表和特性方程。(略)
4-3 已知同步 RS触发器的 R、S、CP端的电压波形如图 T4-3 所示。试画出 Q、Q 端的电压波形。假定触发器的初始状态为 0。
图 T4-3
4-4 设边沿 JK 触发器的初始状态为 0,CP、J 、K 信号如图 T4-4 所示,试画出触发器
输出端 Q、 Q 的波形。
图 T4-4
1
4-5 电路如图 T4-5(a) 所示,输入波形如图 T4-5(b) 所示,试画出该电路输出端 G 的波
形,设触发器的初始状态为 0。
图 T5-2
4-6 试画出图 T4-6 所示波形加在以下两种触发器上时,触发器输出 Q的波形:
下降沿触发的触发器
上升沿触发的触发器
图 T4-6
4-7 已知 A、B 为输入信号,试写出图 T4-7 所示各触发器的次态逻辑表达式。
2
图 T4-7
Qn 1
D
A
B
( a )
n 1
J Qn
KQ n
Q( b )
AQ n
BQ n
Q n
AQ n
BQ n
Q n
B
Qn
B Q n
4-8 设图 T4-8 所示中各 TTL 触发器的初始状态皆为 0,试画出在 CP信号作用下各触
发的输出端 Q1- Q6 的波形。
图 T4-8
4-9 试对应画出图 T4-9 所示电路中 Q1、 Q2 波形。(初始状态均为 0)
3
图 T4-9
4-10 一逻辑电路如图 T4-10 所示,试画出在 CP作用下 Y0、Y1、Y 2、Y 3 的波形。
(CT74LS139为 2 线— 4 线译码器。)
图 T4-10
4
4-11 由边沿 D触发器和边沿 JK 触发器组成图 T4-11(a) 所示的电路。输入如图 (b) 所
示的波形,试对应画出 Q1、 Q2 的波形。
图 T4-11
5
文档评论(0)