计算机组成原理习题5.docx

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一、选择题(每小题1分,共15分) 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( )计 算机。 A 并行 B 冯?诺依曼 C 智能 D 串行 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( ) A -(2 31-1) B -(2 30-1) C -(2 31+1) D -(2 30+1) 以下有关运算器的描述,( )是正确的。 C 算术运算与逻辑运算EEPROR是 指( )。A 读写存储器 C 算术运算与逻辑运算 EEPROR是 指( )。 A 读写存储器 B C 闪速存储器 D 常用的虚拟存储系统由( A cache-主存 B D 只做逻辑运算 只读存储器 电擦除可编程只读存储器 )两级存储器组成,其中辅存是大容量的磁表面存储器。 主存-辅存 C cache-辅存 D 通用寄存器-cache RISC访内指令中,操作数的物理位置一般安排在( ) A 栈顶和次栈顶 B 两个主存单元 C 一个主存单元和一个通用寄存器 D 两个通用寄存器 当前的CPU由( )组成。 A 控制器 B 控制器、运算器、cache C 运算器、主存 D 控制器、ALU主存 流水CPU是由一系列叫做“段”的处理部件组成。 和具备m个并行部件的CPU相比,一个m段流水 CPU的吞吐能力是( )。 A 具备同等水平 B 不具备同等水平 C 小于前者 D 大于前者 在集中式总线仲裁中,( )方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链 CPU中跟踪指令后继地址的寄存器是( )。 A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器 从信息流的传输速度来看,( )系统工作效率最低。 A 单总线 B 双总线 C 三总线 D 多总线 单级中断系统中,CPU—旦响应中断,立即关闭( )标志,以防止本次中断服务结束前同级的 其他中断源产生另一次中断进行干扰。 中断屏蔽 D DMA请求D 48位 TOC \o "1-5" \h \z A 中断允许 中断屏蔽 D DMA请求 D 48位 安腾处理机的典型指令格式为( )位。 A 32位 B 64位 C 41位 下面操作中应该由特权指令完成的是( ) A 设置定时器的初值 B 从用户模式切换到管理员模式 C 开定时器中断 D 关中断 )。C 推断执行 D 超线程国际上采用的字符系统是七单位的 ( )。 C 推断执行 D 超线程 国际上采用的字符系统是七单位的 ( 、填空题(每小题2分,共20分) 字符信息是符号数据,属于处理()领域的问题, 按IEEE754标准,一个32位浮点数由符号位 S( 1位)、阶码E( 8位)、尾数 M(23位)三个域 组成。其中阶码E的值等于指数的真值( )加上一个固定的偏移值( )。 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用( )并行技术,后者采 用()并行技术。 虚拟存储器分为页式、( )式、( )式三种。 安腾指令格式采用5个字段:除了操作码(0P字段和推断字段外,还有 3个7位的()字段, 它们用于指定( )2个源操作数和1个目标操作数的地址。 CPU从内存取出一条指令并执行该指令的时间称为( ),它常用若干个( )来表示。 安腾CPU中的主要寄存器除了 128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指 令指针寄存器(即程序计数器)外,还有衡量总线性能的重要指标是 (DMA控制器按其结构,分为(64 令指针寄存器(即程序计数器)外,还有 衡量总线性能的重要指标是 ( DMA控制器按其结构,分为( ),它定义为总线本身所能达到的最高传输速率, 单位是() )DMA空制器和( )DMA空制器。前者适用于高速设备,后者 适用于慢速设备。 )和()。前者保持了与IA-32的完全兼容,后者则 )和()。前者保持了与IA-32的完全兼容,后者则 是一种全新的体系结构。 三、简答题(每小题8分,共16分) 简要总结一下,采用哪几种技术手段可以加快存储系统的访问速度? 一台机器的指令系统有哪几类典型指令?列岀其名称。 四、证明题(10分) 求证:[-y] 求证:[-y]补=-[y]补 (mod 2 n+1) 五、 设计题(12分) 现给定与门、或门、异或门三种芯片,其中与门、或门的延迟时间为 20ms,异或门的延迟时间为 60ns。 ⑴请写岀一位全加器(FA)的真值表和逻辑表达式,画岀 FA的逻辑图。 ⑵画岀32位行波进位加法器/减法器的逻辑图。注:画岀最低 2位和最高2位(含溢岀电路) ⑶计算一次加法所用的总时间。 六、 计算题(12分) 某计算机的存储系统由 cache、主存和磁盘构成。cache的访问时间为15ns;如果被访问的单元在 主存中但不在cache中,需要用

文档评论(0)

wumanduo11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档