- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 图 5 ― 55 74194MSI ( a )国标符号 ; ( b )惯用模块符号 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 表 5 ― 13 74194MSI 四位双向移位寄存器功能表 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 74194MSI 的工作模式如下: (1) 当 S 1 =0 、 S 0 =0 时 , 为保持工作模式 : Q Q n ? 1 3 ? D , Q ? Q , Q n 1 n 3 n ? 1 2 ? Q ? Q n 2 (3) 当 S 1 =1 、 S 0 =0 时 , 为左移工作模式: n ? 1 1 n ? 1 0 n 0 Q Q n ? 1 3 ? S L , Q n 2 n ? 1 2 n ? 1 0 ? Q n 3 n 1 (2) 当 S 1 =0 、 S 0 =1 时 , 为右移工作模式 : n ? 1 1 ? Q , Q ? Q Q Q n ? 1 3 ? D , Q ? Q , Q n 0 n 2 n ? 1 2 ? Q n 1 n ? 1 1 n ? 1 0 ? S R (4) 当 S 1 =1 、 S 0 =1 时 , 为并行输入工作模式 : Q Q n ? 1 3 ? D 3 , Q ? D 1 , Q n ? 1 2 n ? 1 0 ? D 2 ? D 0 n ? 1 1 图 5―56 为 74194MSI 四位双向移位寄存器的时序图。 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 5 ― 56 74194MSI 四位双向移位寄存器的时序图 图 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 3.MSI 寄存器模块的应用 MSI 寄存器模块的用途很广泛 , 比较常用的有延时 控制、序列发生与检测、串行 / 并行数据转换等。 1) 延时控制 利用串行输入 / 串行输出的 MSI 寄存器模块可以产 生一定数量的延时。图 5 ― 57 ( a )所示是由 74164 构 成的结构非常简单的延时电路 , 时序图如图 5 ― 57 ( b ) 所示。图 5 ― 57 ( a )中 , 数据从 74164 的两个串行输入 端输入 , 从第 i 个 (i=0,1, … ,7) 输出端 Q i 输出 , 需要经过 i+1 个 移位脉冲。假设移位脉冲的周期为 T, 则输出的延时为 (i+1)T 。 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 图 5 ― 57 用 74164 ( a )逻辑电路 ; ( b )时序图 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 2) 序列检测 图 5 ― 58 所示是一个由 74194 双向移位寄存器构成 的序列检测电路。在电路中 ,74194 工作于右移方式 , 数 据序列 D in 由 S R 端逐位右移输入 , 输出为 Y=D in Q 0 Q 1 Q 2 Q 3 只有当 D in 、 Q 0 、 Q 1 、 Q 2 、 Q 3 分别为 1 、 1 、 0 、 1 、 1 时 , 输出 Y 才为 1, 因此可以用这一电路检测序列 11011 。 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 图 5―58 序列检测电路 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 5.3 移位寄存器型计数器 移位寄存器型计数器是在移位寄存器的基础上 , 通过增加反馈构成的。图 5-59 所示是移位寄存器型计 数器的逻辑结构图。 环型计数器和扭环型计数器 是两 种最常用的移位寄存器型计数器。 图 5―59 移位寄存器型计数器逻辑结构图 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 1. 环型计数器 基本的环型计数器是将移位寄存器中最后一级的 Q 输出端直接反馈连接到串行输入端构成的。图 5 ― 60 是一个由四个下降沿触发的边沿 D 触发器组成的基本环 型计数器。 图 5―60 环型计数器 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 触发器的状态方程为 Q Q n ? 1 3 ? Q , Q ? Q , Q n 0 n 2 n ? 1 2 n ? 1 0 ? Q ? Q n 1 n 3 n ? 1 1 ( 当 CP 的下降沿到来时 ) 表 5―14 和图 5―61 所示分别是计数器的状态转换表和状态转换图。 表 5 ― 14 图 5 ― 60 所示环型计数器的状态转换表 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 第 6 章 常用时序逻辑电路及 MSI 时序电路模块的应用 6.1 计数器 6 .2 寄存器 6 .3 移位寄存器
原创力文档


文档评论(0)